在介紹智能卡安全性評估的相關(guān)知識后,重點(diǎn)分析了EAL4+級智能卡保護(hù)輪廓中應(yīng)包括的安全環(huán)境、安全目的和要滿足的安全要求,指出了智能卡安全性評估保護(hù)輪廓發(fā)展的趨勢,為下一步PP的開發(fā)實(shí)現(xiàn)做準(zhǔn)備。
本文對VxWorks下TFFS文件系統(tǒng)的層次結(jié)構(gòu)和FTL層的啟動過程、塊映射算法、垃圾回收算法以及用FTL創(chuàng)建DOSFS進(jìn)行了分析,給出了在M25P32 SPI Flash上創(chuàng)建TFFS文件系統(tǒng)和將TFFS掛在DOSFS的實(shí)現(xiàn)方法。通過對TFFS核心層FIL的分析給出的TFFS實(shí)現(xiàn)方法,可以從更基礎(chǔ)的層面來認(rèn)識VxWorks中的TFFS文件系統(tǒng),從而給TFFS文件系統(tǒng)的問題定位和實(shí)現(xiàn)帶來新的方法。
本文的低壓低功耗 CFOA,它在只需1V 電源電壓情況下,僅產(chǎn)生0.7mW 功耗,84.2dB 的開環(huán)增益,62°的相位裕度,高達(dá)138dB 的共模抑制比, -0.85V~0.97V 的輸出電壓范圍
本文首先構(gòu)建了適合 PROFIBUS-DP接口開發(fā)的自動化控制系統(tǒng);經(jīng)過開發(fā)方案的分析、比較和選擇,選用了專用芯片SPC3,完成了 PROFIBUS-DP接口的硬件、軟件的開發(fā),以及電子設(shè)備數(shù)據(jù)文件的編制;在軟件開發(fā)中實(shí)現(xiàn)了由服務(wù)訪問點(diǎn)表示的各項(xiàng)業(yè)務(wù)流程,在電子設(shè)備數(shù)據(jù)文件的編制中實(shí)現(xiàn)了相關(guān)參數(shù)與軟件開發(fā)的一致性。實(shí)時性和確定性是網(wǎng)絡(luò)化控制系統(tǒng)的重要性質(zhì),本文給出了相應(yīng)服務(wù)訪問點(diǎn)的實(shí)現(xiàn)過程。本文中開發(fā)的接口已經(jīng)應(yīng)用于多個現(xiàn)場智能設(shè)備。
本文在分析TMS320F2812 SPI模塊的特點(diǎn)的基礎(chǔ)上,描述了SPI各個控制寄存器的作用。通過與EEPROM25LC040通信的實(shí)例,給出了SPI口的軟硬件設(shè)計方法,并對其中需要注意的關(guān)鍵問題進(jìn)行了分析討論。
介紹了基于TI的視頻應(yīng)用芯片TMS320DM642的二維碼識讀器的設(shè)計方法。使用TVP5102和SAA7104進(jìn)行輸入圖像的采集和回放,重點(diǎn)講解了TMS320DM642模塊、視頻輸入接口和視頻輸出接口的硬件設(shè)計結(jié)構(gòu)。并介紹了基于DSP/BIOS的視頻采集驅(qū)動程序編寫、程序流程、圖像處理方法以及CCS中DSP/BIOS配置工具、CSL和FVID的使用。
傳統(tǒng)的定時器硬件連接比較復(fù)雜,可靠性差,而且計時時間短,難以滿足需要。本設(shè)計采用可編程芯片和VHDL語言進(jìn)行軟硬件設(shè)計,不但可使硬件大為簡化,而且穩(wěn)定性也有明顯提高。由于可編程芯片的頻率精度可達(dá)到50 MHz,因而計時精度很高。本設(shè)計采用逐位設(shè)定預(yù)置時間,其最長時間設(shè)定可長達(dá)99小時59分59秒。完全可以滿足用戶的需要,使用也更為方便。
本文研制了一種能有效安全管理機(jī)密數(shù)據(jù)的密碼卡
為了避免過于理論化,我們從一個實(shí)驗(yàn)入手看看功耗與溫度之間是如何相互關(guān)聯(lián)的。在14引腳的雙列直插式封裝外殼里裝入一個1歐電阻,電阻的兩端連接到引腳7和14,另外還要將一個溫度傳感器連接到引腳1和2,以便我們能了
邏輯器件相鄰引腳之間的寄生電容能夠在敏感的輸入法引腳上耦合出噪聲電壓。圖2.21描述了一個互容CM使得邏輯器件中引腳1和引腳2產(chǎn)生耦合的情形??梢杂檬剑河嬎阌呻娐?傳入電路2的串?dāng)_百分比:串?dāng)_=R2CM/T10%-90%其中
為了對地彈進(jìn)行有效的預(yù)測,需要知道4個要素:邏輯器件的10~90%轉(zhuǎn)換時間,負(fù)載電容或電阻,引腳電感和轉(zhuǎn)換電壓。對于一個阻性負(fù)載R,可以用式:得到的電流變化率以及由式:定義的電感來計算地彈的幅值:對于一個容性
讓我們通過一個具體例子來看看地彈脈沖到底會有多大。例:地彈的測量為了這一測量我們將使用一個四觸發(fā)器,通過配置,使它輸出中的3個處于觸發(fā)狀態(tài),而第4個輸出固定保持為零。我們可以使3個有交輸出中的任何一個都能
圖2.17說明了地彈的情形。設(shè)想一個TTL D型八觸發(fā)器,由單一時鐘輸入,驅(qū)動一組32個存儲器的芯片組,以每條輸入線5PF計算,每條地址線的負(fù)載為160PF。假設(shè)進(jìn)入D觸發(fā)器輸入點(diǎn)的數(shù)據(jù)建立時間較長而保持時間較短,圖2.17
圖2.16描繪了一個理想邏輯器件管芯引線連接的四引腳雙列直插式封裝器件。包含一個發(fā)送電路和一個電路。發(fā)送電路是推拉輸出電路,而事實(shí)上任何構(gòu)造的電路在高速情況下都同樣會出現(xiàn)這一問題。假定輸出驅(qū)動器的開關(guān)B剛剛
電壓容限是邏輯驅(qū)動器的保證輸出與邏輯接收器在最壞的情況下的靈敏度之間的差值。工作基于接收電壓的邏輯系列產(chǎn)品都有電壓容限,如同光學(xué)邏輯器件有光子容限,或者機(jī)械設(shè)備在BABBAGE引擎中有機(jī)械聯(lián)運(yùn)容限一樣。圖2.1