本文通過(guò)對(duì)TCP協(xié)議具體低層實(shí)現(xiàn)過(guò)程中各個(gè)環(huán)節(jié)對(duì)時(shí)間消耗的分析,找出了提高系統(tǒng)效率,提高通信速度的方法。
本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對(duì)乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
文中介紹了基于lagrange算子的成形濾波器的設(shè)計(jì)方法,并與窗函數(shù)和頻率抽樣設(shè)計(jì)進(jìn)行了比較。仿真及實(shí)測(cè)結(jié)果均表明此方法在實(shí)際應(yīng)用中具有較好的可行性和有效性。
液晶顯示器廠商若想改造他們的生產(chǎn)線以生產(chǎn)液晶電視,必須克服液晶電視相對(duì)與顯示器在包括顯示格式、灰度等級(jí)、對(duì)比度等多方面的技術(shù)挑戰(zhàn),采用不同的電路結(jié)構(gòu)和技術(shù)方案。本文分析了液晶顯示器和電視的顯示性能上的
介紹了一種用于廣場(chǎng)環(huán)境監(jiān)測(cè)的藍(lán)牙傳感器網(wǎng)絡(luò)的構(gòu)建和傳感器節(jié)點(diǎn)的設(shè)計(jì),研究了藍(lán)牙傳感器網(wǎng)絡(luò)的節(jié)點(diǎn)定位和電源問(wèn)題。
本文首先介紹UWB中的主要技術(shù),最后歸納了它的性能特點(diǎn)及其局限性。
基于可編程門(mén)陣列( FPGA) 完成了三通道沖擊信號(hào)處理芯片的設(shè)計(jì)與實(shí)現(xiàn)。芯片采用流水運(yùn)算完成最大絕對(duì)沖擊加速度響應(yīng)譜計(jì)算。