從整個應用系統的角度,理解和分析PLD內部鎖相環(huán);在此基礎上,深入剖析鎖相環(huán)的相移結構,同時用這個技術解決系統設計難題。
較詳細地闡述不同邏輯電平的接口原理。以低壓CPLD EPM7512A為例,給出在混合電壓系統中的具體設計方案。
介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點,給出了用ACEX 1K系列器件EP1K10TC144-1實現數字頻率合成器的工作原理、設計思路、電路結構和仿真結果。
提出了一種基于ISP技術實現高速數據采集的方法,給出了使用VHDL語言和原理圖完成數據采集模塊中地址發(fā)生器和比較電路的部分邏輯設計,只要將所設計的程序下載到可編程器件ispLSI2032中即可實現預期功能。
介紹了利用CPLD實現DSP芯片TMS320C6711b和PCI橋芯片PLX9054之間高速數據傳輸的系統設計方法,并給出了相應的系統設計原理圖,同時對該系統的性能進行了分析。
介紹了基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發(fā)生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序。
介紹了Lattice公司生產的在系統可編程通用數字開關芯片ispGDS14的內部結構和性能特點,并通過實例說明了在GDS開發(fā)環(huán)境下對ispGDS14進行編程的方法。
文中在以PC機作為邊界掃描測試向量生成和故障診斷的基礎上,對單芯片——EPM9320LC84的印刷電路板故障診斷進行了一些討論。
CPLD在發(fā)射機控制保護系統中的應用。
分析軟處理器MicroBlaze的體系結構,給出MicroBlaze內核在軟件無線電系統中的應用,實現SOPC(可編程系統芯片)。