本文介紹的測頻方法,不僅消除了直接測頻方法中對測量頻率需要采用分段測試的局際,而且在整個測試頻段內能夠保持高精度不變。
采用VHDL語言設計,用CPLD控制模/數轉換電路,完成多路模擬輸入的高速同步數/模轉,具有容錯和自檢能力。
介紹高速圖像采集系統(tǒng)的硬件結構及工作原理,講述FPGA在圖像采集與數據存儲部分的VHDL模塊設計,給出采集同步模塊的VHDL源程序。
根據單片機I2C串行擴展的特點,在EDA軟件MaxplusII的環(huán)境下,利用AHDL語言,建立IP核。
介紹模擬峰值電壓的檢測方式,敘述基于Verilog-HDL與高速A/D轉換器相結合所實現的數字式快速軸承噪聲檢測方法,給出相關的Verilog-HDL主模塊部分。
介紹使用現代EDA手段設計核物理實驗常用儀器——定標器的原理和實現方法。
可編程外圍器件PSD應用于單片機系統(tǒng)后,簡化了單片機外圍電路的設計,增加了系統(tǒng)的可靠性;利用PSD與單片機組成的系統(tǒng),通過計算機串口對FPGA進行實時在線編程、仿真和配置。
針對嵌入式系統(tǒng)的精簡特性,提出一種通過1個中斷源高效管理多個串行口的有效方法。
介紹如何用PowerPC860(MPC860)進行FPGA(Xilinx的Virtex-II系列)的配置;給出進行FPGA配置所需的詳細時序圖和原理圖。
結合實際方案對目前國內研究熱點的SoC設計進行一些討論,主要對系統(tǒng)集成、算法與系統(tǒng)芯片結構、可測試性設計等方面進行一些相關探討。