日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 模擬 > 模擬
[導讀]PXI總線是NI公司在計算機外設總線PCI的基礎上實現(xiàn)的新一代儀器總線,已經成為業(yè)界開放式總線的標準,基于PXI總線的數(shù)字化儀模塊是現(xiàn)代測 試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設備。設計一個雙通道12 bit/250 MHz采樣頻

PXI總線是NI公司在計算機外設總線PCI的基礎上實現(xiàn)的新一代儀器總線,已經成為業(yè)界開放式總線的標準,基于PXI總線的數(shù)字化儀模塊是現(xiàn)代測 試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設備。設計一個雙通道12 bit/250 MHz采樣頻率的高速數(shù)字化儀模塊,以高性能FPGA器件為核心,實現(xiàn)對高速A/D的控制以及高速數(shù)據(jù)處理和存儲,解決了長時間高速記錄信號的測試難題。

1 系統(tǒng)工作原理

數(shù)字化儀模塊主要由前端信號調理通路、模數(shù)轉換電路、數(shù)據(jù)存儲單元、數(shù)據(jù)采集控制電路、PXI接口電路等部分組成,其原理框圖如圖l所示。

 

 

高速模擬信號首先經過信號調理通路進行放大、衰減等處理,將幅度調整到A/D轉換器允許輸入的電壓范圍內,并轉化成LVDS格式的差分信號,然后送到A/D轉換器;FPGA芯片接收A/D輸出的高速數(shù)據(jù)流,經過降速、抽取濾波等處理后,存儲到數(shù)據(jù)存儲單元SRAM中,并發(fā)出中斷信號,PXI主機響應中斷后經由FPGA將存儲在SRAM中的數(shù)據(jù)讀入主機內存,完成后續(xù)的數(shù)據(jù)處理和顯示。 PXI主機通過PXI總線發(fā)送控制命令,經FPGA譯碼后實現(xiàn)對數(shù)據(jù)采集和調理通路控制。該數(shù)字化儀模塊為每個通道預留了4Mb的存儲容量,當組成PXI 測試系統(tǒng)時,可以將數(shù)據(jù)寫入計算機硬盤,實現(xiàn)更長時間的記錄。兩個通道可以獨立工作,也可以相互關聯(lián)。采集方式可以有內觸發(fā)、外觸發(fā)、軟件觸發(fā)、通道觸發(fā)等多種模式。

2 系統(tǒng)設計實現(xiàn)

2.1 模塊化的FPGA設計

本文所設計的數(shù)字化儀是基于高性能FPGA芯片實現(xiàn)的,F(xiàn)PGA承擔了絕大部分的控制和數(shù)據(jù)處理任務,是本設計的核心器件。對FPGA進行模塊 化設計,是大型系統(tǒng)設計的常用方法。合理分割功能模塊,能加快FPGA的開發(fā),也有利于代碼的移植和重復利用。在設計時將FPGA分成高速A/D接口模 塊、數(shù)據(jù)降速模塊、調理通路控制模塊、存儲接口模塊、PXI接口控制模塊等主要功能模塊設計。FPGA內部模塊劃分和數(shù)據(jù)流向如圖2所示。

 

 

A/D接口模塊主要實現(xiàn)FPGA和高速A/D轉換器的互聯(lián),以LVDS格式總線接收數(shù)據(jù)和采樣時鐘,該部分電路決定數(shù)據(jù)采集的穩(wěn)定性,需要從硬件和軟件兩個方面保證;數(shù)據(jù)降速模塊采用抽取濾波器將信號降低到需要的采樣速率;調理通路控制模塊主要實現(xiàn)對A/D前端電路的控制,包括耦合方式、匹配阻 抗選擇、增益自動控制、偏置和觸發(fā)電平控制等;PXI接口部分主要實現(xiàn)和PXI主機的通訊譯碼;存儲控制模塊完成對外部SRAM的控制,實現(xiàn)數(shù)據(jù)緩存;時 鐘管理模塊負責采樣時鐘的分頻、倍頻等處理。

2.2 高速數(shù)據(jù)采集和存儲接口設計

高速數(shù)據(jù)采集系統(tǒng)的輸入輸出接口設計是尤為重要的,高速IC芯片的相互連接是決定數(shù)據(jù)采集系統(tǒng)穩(wěn)定性的關鍵因素之一,低功耗及高的信噪比是有待解決的主要問題。通常實現(xiàn)高速采集系統(tǒng)中芯片間互聯(lián)有兩種接口:PECL和LVDS。正電壓射極耦合邏輯PECL(Positive Emit-ter-Coupled Logic)信號的擺幅小,適合于高速數(shù)據(jù)的串行或并行連接,PECL間的連接一般采用直流耦合,輸出設計為驅動50 Ω負載至(VCC -2V),連接電路如圖3所示。

 

 

低壓差分信號LVDS(Low Voltage Differential Signal)標準是一種小振幅差分信號技術,它使用非常低的幅度信號(100~450 mV)。通過一對平行的PCB走線或平衡電纜傳輸數(shù)據(jù)。在兩條平行的差分信號線上流經的電流方向相反,噪聲信號同時耦合到兩條線上,而接收端只關心兩信號的差值,于是噪聲被抵消。由于兩條信號線周圍的電磁場也互相抵消,故差分信號傳輸比單線信號傳輸電磁輻射小很多,從而提高了傳輸效率并降低了功耗。 LVDS的輸入與輸出都是內部匹配的,采用直連方式即可,連接方式如圖4所示。

 

 

本設計中。A/D轉換器選用Mamix公司的MAXl215,該芯片是一款12 bit/250 Ms/s的高速A/D轉換器,它具有出色的SNR和SFDR特性,使用250 MHz差分采樣時鐘,接收差分輸入信號,輸出12位LVDS格式的差分數(shù)字信號,提供差分同步時鐘信號。為了提高測試精度,單端的輸入信號需要轉換成差分 模式后再送入A/D,增益調整及單端到差分轉換電路的局部如圖5所示。考慮阻抗匹配問題,在單端信號轉換為差分模式時,需要在2個差分線上串聯(lián)50 Ω的匹配電阻,作為LVDS信號的發(fā)送端。

 

 

在PCB的設計中,對差分線要進行特別處理。差分線在走線區(qū)間內的實際布線公差應控制在5 mil內;差分對內兩條線之間的距離應盡可能小,以使外部干擾為共模特征;要保證每個差分對內的長度相互匹配,以減少信號扭曲;采用電源層作為差分線的信號回路,因為電源平面有最小的傳輸阻抗,可以有效減少噪聲影響。圖6所示為本設計PCB的局部。

 

 

本設計中FPGA作為LVDS信號的接收端,首先需要將A/D輸入的LVDS差分數(shù)據(jù)和同步時鐘信號轉換成單信號。此處選用了xilinx公司 的VirtexⅡ-Pro系列FPGA,該系列的FPGA嵌入了高速I/O接口,能實現(xiàn)超高帶寬的系統(tǒng)芯片設計,支持LVDS、LVPECL等多種差分接口,適應性很強,為高速數(shù)據(jù)接口提供了完善的解決方案。LVDS差分信號的接收可以通過例化IBUFDS_LVDS這個模塊來實現(xiàn),同時在程序中設置使用內部的匹配電阻,實現(xiàn)LVDS的阻抗匹配。差分時鐘信號由全局時鐘輸入腳接入FPGA,然后通過調用xFPGA特有的數(shù)字時鐘管理模塊(DCM),將時鐘轉換成單信號并進行分頻、移相等處理,作為后續(xù)處理的時鐘信號。

2.3 PXI接口設計

PXI是PCI在儀器領域的擴展(PCI eXtensions for Instrumentation),它將CompactPCI規(guī)范定義的PCI總線技術發(fā)展成適用于試驗、測量與數(shù)據(jù)采集場合應用的機械、電氣和軟件規(guī)范,從而形成了新的虛擬儀器體系結構。PXI模塊化儀器系統(tǒng)具備高速的性能,并與PCI保持兼容性,形成一種主流的虛擬儀器測試平臺。本設計中使用 PCI9054進行PXI接口硬件的設計,PCI9054是美國PLX公司生產的一款32位/33 MHz通用PCI總線控制器專用器件,它具有強大的功能和簡單的用戶接口,為PCI總線接口的開發(fā)提供了一種簡便方法。

2.4 PXI驅動開發(fā)

PXI的軟件要求包括支持Microsoft Windows NT和95(WIN32)這樣的標準操作系統(tǒng)框架,要求所有儀器模塊帶有配置信息(configuration information)和支持標準的工業(yè)開發(fā)環(huán)境(如NI的labview、LabWindows/CVI和Microsoft的VC/C++、VB和Borland的C++等),而且符合VISA規(guī)范的設備驅動程序(WIN32 device drivers)。本設計應用KRF-Tech 公司的Windriver來編寫設備驅動程序,Windriver針對PLX和AMCC的專用接口器件編寫了API函數(shù)包,降低了開發(fā)難度。驅動程序的軟 件流程圖如圖7所示,圖8是本數(shù)字化儀模塊軟面板的界面,對數(shù)字化儀的所有控制都可以通過設置該虛擬軟件界面來完成。

 

 

 

 

3 結束語

本文給出了基于PXI總線接口的高速數(shù)字化儀模塊的設計實現(xiàn)方法,介紹了高速數(shù)據(jù)采集系統(tǒng)中LVDS接口、LVPECL接口電路結構及連接方式,并在所設計的數(shù)字化儀模塊中得到應用。系統(tǒng)可以穩(wěn)定的工作在250 MHz,實現(xiàn)高精度、長時間的數(shù)據(jù)采集和分析。該數(shù)字化儀模塊已成功應用于多個PXI測試系統(tǒng)中,廣泛應用于工業(yè)自動化、通信、科研、軍事、航空航天、消費電子等多個領域。

更多資訊請關注:21ic模擬頻道

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: 驅動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設備,其驅動電源的性能直接關系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅動電源設計中至關重要的兩個環(huán)節(jié),集成化方案的設計成為提升電機驅動性能的關鍵。

關鍵字: 工業(yè)電機 驅動電源

LED 驅動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設備的使用壽命。然而,在實際應用中,LED 驅動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設計、生...

關鍵字: 驅動電源 照明系統(tǒng) 散熱

根據(jù)LED驅動電源的公式,電感內電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關鍵字: LED 設計 驅動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產業(yè)的重要發(fā)展方向。電動汽車的核心技術之一是電機驅動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅動系統(tǒng)中的關鍵元件,其性能直接影響到電動汽車的動力性能和...

關鍵字: 電動汽車 新能源 驅動電源

在現(xiàn)代城市建設中,街道及停車場照明作為基礎設施的重要組成部分,其質量和效率直接關系到城市的公共安全、居民生活質量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關鍵字: 發(fā)光二極管 驅動電源 LED

LED通用照明設計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關鍵字: LED 驅動電源 功率因數(shù)校正

在LED照明技術日益普及的今天,LED驅動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關鍵字: LED照明技術 電磁干擾 驅動電源

開關電源具有效率高的特性,而且開關電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅動電源

關鍵字: LED 驅動電源 開關電源

LED驅動電源是把電源供應轉換為特定的電壓電流以驅動LED發(fā)光的電壓轉換器,通常情況下:LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: LED 隧道燈 驅動電源
關閉