日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化
[導讀]隨著集成電路技術的高速發(fā)展,VHDL已成為設計數字硬件時常用的一種重要手段。介紹EDA技術及VHDL語言特點,以串行加法器為例,分析串行加法器的工作原理,提出了一種基于VHDL語言的加法器設計思路,給出串行加法器VHDL源代碼,并在MAX+PLUSII軟件上進行仿真通過。

1、引言

電子產品隨著技術的進步,更新?lián)Q代速度可謂日新月異。EDAI'輝lectronicDesignAutomatic)技術的應用很好地適應了這一特點。通過設計和編程,由可編程邏輯器件CPLD/FPGAn-構成的數字電路,取代了常規(guī)的組合和時序邏輯電路,實現(xiàn)了單片化,使體積、重量、功耗減小,提高了可靠性。

目前EDA技術在一般的數字系統(tǒng)、數字信號處理系統(tǒng)等領域獲得廣泛應用,它將成為今后電子設計的主流。VHDL語言作為可編程邏輯器件的標準語言描述能力強,覆蓋面廣,抽象能力強,應用越來越廣泛。VHDL語言具有多層次描述系統(tǒng)硬件功能的能力,可以從系統(tǒng)的數學模型直到門級電路,其高層次的行為描述可以與低層次的RTL描述和結構描述混合使用;設計者可以實現(xiàn)從文本編輯、功能仿真、邏輯綜合、布局布線、時序仿真到編程下載整個開發(fā)過程,大大減輕了設計人員的工作強度,提高了設計質量,減少了出錯的機會。下面介紹如何在美國ALTERA公司的MAX+PLUSH平臺上應用VHDL實現(xiàn)串行加法器。

2、串行加法器設計原理

多位串行加法器的工作原理閻是從最低位開始逐位相加并向高位進位,基于這個原理,采用移位加法實現(xiàn)串行加法器。設兩個無符號數A=a-tart...ao和B=b.-,b,^...bo,兩者相加產生的和SUM=S-lS-:...So,其工作原理如圖1所示,由三個移位寄存器和一個加法器有限狀態(tài)機組成,其中三個寄存器用來存放A,B和Sum數據。其工作原理是,假定輸人移位寄存器有并行加載功能,首先把A,B的值加載到寄存器,然后在每一個時鐘周期,通過加法器有限狀態(tài)機將相應的一位相加,在時鐘周期的結尾處將這一位相加結果移到Sum寄存器。三個寄存器都采用同步正邊沿觸發(fā)器,所有變化都在時鐘正邊沿之后很快發(fā)生,這時三個寄存器的內容都向右移,將已得到的和位移到Sum,并把兩個加數寄存器的下一個位a與b:送給加法器有限狀態(tài)機。

加法器有限狀態(tài)機的工作原理:由兩個狀態(tài)M和N分別表示進位值0和10狀態(tài)圖如圖2所示,采用有限狀態(tài)機的Mealy模型。由于每一位相加,都是由全加器構成的,因此根據狀態(tài)圖可寫出次態(tài)全加器的邏輯表達式:

Y=ab+ay+by

s=a+b+y

其中y為進位輸人,a和b為兩個輸人數據,Y為進位輸出,s為全加器的和。串行加法器可以實現(xiàn)任意位數據加法的簡單電路。

3、基于VHDL串行加法器的實現(xiàn)

串行加法器的VHDL描述由移位寄存器和加法器有限狀態(tài)機組成??梢园岩莆患拇嫫髯鳛橐粋€子電路,在主程序中可以多次調用。

3.1移位寄存器實現(xiàn)

下面是4位移位寄存器的VHDL代碼,采用FOR LOOP結構來實現(xiàn),源程序如下:

LIBRARYIEEE;

USEIEEE.STD-LOGIC-1164.ALL;

ENTITYshiftIS GENERIC(n:INTEGER:=4);

PORT(r:INSTD-LOGIC-VECTOR(n-1DOWNTO0);

1,e,w:INSTD-LOGIC;

clk:INSTD_LOGIC;

q:BUFFERSTD-LOGIC-VECTOR(n-1DOWNTO0));

ENDshift;

ARCHITECTUREbehaOFshiftIS

BEGIN

PROCESS

BEGIN

WATTUNTILclk'EVENTANDclk='1';

IFe='1'THEN

IF1='l'THEN

q<=r,

ELSE

gebit:FORiIN0TOn-2LOOP

q(i)<=q(i+l);

END LOOP;

q(n-1)<=w;

ENDIF;

ENDIF;

ENDPROCESS;

ENDbeha;

若要實現(xiàn)更多位移位寄存器,則只要修改n值即可。程序中r是輸人信號,clk是時鐘信號,e是使能端。當1='1’時對移位寄存器并行加載,卜'0’時,寄存器處于右移狀態(tài),串行數據從輸人端w移人寄存器的最高位。仿真結果如圖3所示。

3.2串行加法器的VHDL設計

八位串行加法器VHDL代碼如下:

LIBRARYIEEE;

USEIEEE.STDLOGIC-1164.ALL;

ENTITY adderIS

GENERIC(length:INTEGER:=8);

PORT(erset:INSTDLOGIC;

clk:INSTD-LOGIC;

a,b:INSTD-LOGIC-VECTOR(length-1DOWNTO0);

co:outSTD-LOGIC;

sum:BUFFERSTD-LOGIC-VECTOR(length一1DOWNTO0));

ENDadder;

ARCHITECTUREbehaOFadderIS COMPONENTshift

GENERIC(n:INTEGER:=4);

PORT(r:INSTD-LOGIC-VECTOR(n-1DOWNTO1,e,w:INSTD-LOGIC;

elk:INSTD-LOGIC;

q:BUFFERSTD-LOGIC-VECTOR(n-1DOWNTO0));

ENDCOMPONENT;

SIGNALga,gb,null-in:STD_LOGIC-VECTOR(length-1DOWNTO0);

SIGNALs,low,high,run:STD-LOGIC;

SIGNALcount:INTEGERRANGE0TOlength;

TYPEstate-typeIS(M,N);

SIGNALy:state-type;

BEGIN

low<='0';

high<二,1';

shiftA:shiftGENERICMAP(n=>length)PORTMAP(a,erset,high,low,clk,ga);

shiftB:shiftGENERICMAP(n=>length)PORTMAP(b,reset,high,low,clk,gb);

adderFSM:PROCESS(erset,clk)BEGIN

IFerset='l'THEN

y<=M;

ELSIFelk'EVENTANDclk='1'THEN

CASEyIS

WHENM=>IF(qa(0),1'ANDqb(0)='1')THENy<=N;

ELSE

y<=M;

ENDIF;

WHENN=>

IF(ga(0)='0'ANDqb(0)='0')THENy<-M;

ELSE

y<=N;

ENDIF;

ENDCASE;

ENDIF;

ENDPROCESSadderFSM;

WITHySELECT

s<-ga(0)XORqb(0)WHENM,

NOT(ga(0)XORqb(0))WHENN;

Null_in<二(OTHERS=>'0');

shiftsum:shiftGENERICMAP(n=>length)

PORTMAP(nulin,erset,run,s,clk,sum);

stop:PROCESS

BEGIN

WAITUNTIL(elk'EVENTANDclk='1');

IFerset='1'THEN

count<=length;

E,ISIFrun='l'THEN

count<=count-1;

ENDIF;

ENDPROCESS;

run<='0'WHENcount-OELSE'1';

co一out:PROCESS

BEGIN

WAITUNTIL(clk-EVENTANDclk='1');

IFy=MTHEN

co<=,0';

EISE

co<=,1';

ENDIF;

ENDPROCESScoout;

ENDbeha;

程序中采用三個進程描述:adderFSM進程描述加法器有限狀態(tài)機;stop進程描述減法計數器,用來決定加法器什么時候由于n位所要求的和出現(xiàn)在輸出移位寄存器而停止;co-out描述進位co輸出。

程序經Max+PlusII中的Compiler編譯,再通過Simulator和Timinganalyzer工具分別進行功能仿真和時序仿真,仿真結果如圖4所示,其中reset是輸人控制端,clk是時鐘信號,a和b是輸人數據,sum是和數,co是進位,y表示有限狀態(tài)機的狀態(tài)。仿真正確后,可通過計算機并口上的Byteblaster下載電纜將生成的配置文件直接下載到芯片MAXEPM7128SLC84-15進行驗證,測試結果與實際相符。

4、結束語

本文通過串行加法器VHDL設計表明,VHDL在邏輯電路的設計中具有以下優(yōu)點:

(1)VHDL語言硬件描述能力強、設計方法靈活;(2)設計者只需掌握VHDL語言及相關EDA設計軟件的使用,而不需考慮較多的硬件結構就可以設計所需要的數字系統(tǒng);(3)隨時可對設計內容進行仿真,查驗系統(tǒng)功能;(4)程序可移植性強、易于修改;因此,隨著集成電路技術的高速發(fā)展,作為當代電子設計人員,HDL已成為設計數字硬件時常用的一種重要手段。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

EDA(Electronic Design Automation)即電子設計自動化,是半導體設計領域的關鍵工具,廣泛應用于集成電路(IC)、印刷電路板(PCB)以及系統(tǒng)級、嵌入式設計,其主要功能是通過設計自動化和流程優(yōu)化...

關鍵字: EDA 半導體 電路板

在全球化變局與地緣技術角力持續(xù)深化的時代浪潮中,中國半導體產業(yè)正面臨芯片設計工具鏈的“雙重封鎖”——尖端算法封鎖與規(guī)?;炞C缺位。國產EDA的破局不僅需攻克“卡脖子”技術,更需跨越“市場信任鴻溝”:紙上參數無法破壁,唯有...

關鍵字: 國微芯 EDA Esse 芯天成

7月4日消息,據央視消息,今天,商務部新聞發(fā)言人就美取消相關對華經貿限制措施情況答記者問。

關鍵字: EDA 芯片

美國這 “說變就變” 的戲碼,真是讓人看笑話。此前,美國揮舞出口管制大棒,拿芯片設計軟件 EDA 對中國下黑手,妄圖用這 “芯片之母” 扼住中國半導體產業(yè)咽喉。可如今,卻灰溜溜地解除了限制。

關鍵字: EDA 芯片設計

作為全球三大RISC-V峰會之一,備受矚目的第五屆RISC-V中國峰會將于7月16日至19日在上海張江科學會堂隆重舉行。本屆峰會由上海開放處理器產業(yè)創(chuàng)新中心(SOPIC)主辦,上海國有資本投資有限公司、上海張江高科技園區(qū)...

關鍵字: RISC-V AI EDA

隨著芯片設計復雜度突破千億晶體管,傳統(tǒng)物理驗證(Physical Verification, PV)工具面臨資源爭用、任務調度混亂等問題。本文提出一種基于Kubernetes的EDA容器化部署方案,通過資源隔離、動態(tài)調度...

關鍵字: Kubernetes EDA

6月5日消息,博主數碼閑聊站表示,美國新禁令斷供EDA,涉及針對用于設計GAAFET結構的EDA工具,而臺積電2nm就是GAAFET結構。

關鍵字: EDA 芯片

香港 2025年6月4日 /美通社/ -- 全球領先的互聯(lián)網社區(qū)創(chuàng)建者 - 網龍網絡控股有限公司 (“網龍”或“本公司”,香港交易所股票代碼:777)欣然宣布,公司創(chuàng)始人兼...

關鍵字: AI EDA TE ST
關閉