日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]作者:KevinBixler,賽靈思公司ISE技術(shù)營銷經(jīng)理;DavidDye,賽靈思公司高級技術(shù)營銷工程師工藝技術(shù)的發(fā)展極大地提高了FPGA器件的密度。多個賽靈思Virtex系列中都包含了超過1百萬系統(tǒng)門的器件。這種器件密度的提高和3

作者:KevinBixler,賽靈思公司ISE技術(shù)營銷經(jīng)理;DavidDye,賽靈思公司高級技術(shù)營銷工程師

工藝技術(shù)的發(fā)展極大地提高了FPGA器件的密度。多個賽靈思Virtex系列中都包含了超過1百萬系統(tǒng)門的器件。這種器件密度的提高和300mm晶圓片的使用,為FPGA批量生產(chǎn)創(chuàng)造了條件。

曾經(jīng)只能使用ASIC來實現(xiàn)的設(shè)計現(xiàn)在可以在可編程器件中實現(xiàn)了。最新的90nm Virtex-4器件提供了超過200,000個邏輯單元、6MB的塊RAM和接近100個DSP塊。創(chuàng)建能夠有效利用這些器件中的可用資源并滿足性能要求的設(shè)計是極具挑戰(zhàn)性的工作。幸運的是,今天的EDA軟件工具已經(jīng)發(fā)展到能夠應(yīng)對這些挑戰(zhàn)了。

邏輯優(yōu)化、邏輯布局和最小化互連延遲都是實現(xiàn)最大性能的重要工作。時序驅(qū)動綜合技術(shù)對設(shè)計性能提供了重大改進(jìn)。影響時序驅(qū)動綜合的限制因素是估計布線延遲的精度。

物理綜合——基于物理布局和布線信息進(jìn)行綜合——是有效解決這些問題的最前沿技術(shù)。物理綜合與優(yōu)化把綜合引入到網(wǎng)表生成后的實現(xiàn)決策中,從而進(jìn)一步擴展了這一技術(shù)。這將允許在實現(xiàn)時根據(jù)實際的布局布線信息對綜合映射與打包決策進(jìn)行動態(tài)復(fù)查。

物理綜合與優(yōu)化的優(yōu)點

邏輯層次之間的互連延遲受邏輯單元布局的接近性、布線擁塞和網(wǎng)絡(luò)之間對快速布線資源的局部競爭的影響。解決這一問題的方法是在映射、布局和布線期間重新審查綜合決策。在映射階段,可以根據(jù)每個時序路徑的緊急程度對網(wǎng)表進(jìn)行重新優(yōu)化、打包和布局。這一方法減少了達(dá)到時序收斂所需的實現(xiàn)次數(shù)。

物理綜合與優(yōu)化流程

賽靈思ISE軟件提供了多個實現(xiàn)物理綜合與優(yōu)化的軟件選項。您可以根據(jù)您的設(shè)計的具體需求單獨或合并使用這些選項。

——定義時序要求

進(jìn)行有效物理綜合的最重要一步是建立準(zhǔn)確全面的時序約束。有了這些約束,實現(xiàn)工具就基于可靠信息做出決策,從而改善總體效果。對那些具有嚴(yán)格要求的時鐘和I/O引腳進(jìn)行約束,以減輕剩余設(shè)計部分的工作。

定義這些時序約束的最輕松途徑是使用ConstraintsEditor。這一圖形工具允許您輸入時鐘頻率、多周期與虛假路徑(falsepath)約束、I/O時序要求,以及大量其他澄清性要求。約束被寫入一個用戶約束文件(UCF)中,可在任何文本編輯器中進(jìn)行編輯。

如果未提供用戶定義的時序約束,ISE.8.1i軟件提供了一個新功能,將自動為每個內(nèi)部時鐘生成時序約束。在“性能評估模式(PEM)”中,您可以在不必提供時序目標(biāo)的情況下獲得高性能的物理綜合與優(yōu)化效果。

——運行全局優(yōu)化

對于包含IP核或其他網(wǎng)表的設(shè)計,實現(xiàn)的轉(zhuǎn)換(NGDBuild)階段后生成的NGD文件表示整個設(shè)計第一次被完整編譯。全局優(yōu)化是在7.1.01i版本Map中增加的一項新功能,將進(jìn)行完整設(shè)計的組裝,并嘗試通過重新優(yōu)化組合與寄存器邏輯來提高設(shè)計性能。全局優(yōu)化(命令行鍵入map–global_opt)顯示可提高設(shè)計時鐘頻率平均7%。

還有兩個選項可以讓您在此階段進(jìn)一步控制優(yōu)化的完成:時序調(diào)整(retiming)(map-retiming)將前后移動寄存器以平衡組合邏輯延遲,和等效寄存器刪除(map-equivalent_register_removal)將通過冗余功能性刪除寄存器。

——允許時序驅(qū)動打包與布局

時序驅(qū)動打包與布局是物理綜合實現(xiàn)流程的核心。當(dāng)您采用這個選項(map-timing),布局布線的布局階段將在Map中完成,允許在初始結(jié)果未達(dá)最優(yōu)時對打包決策進(jìn)行重新審查。時序驅(qū)動打包迭代流程替換了無關(guān)邏輯打包(unrelatedlogicpacking)。

賽靈思物理綜合與優(yōu)化中包含不同級別的優(yōu)化。第一級優(yōu)化是在ISE6.1i軟件中引入的,從進(jìn)行邏輯變換開始,其中包括扇出控制、邏輯復(fù)制、擁塞控制,以及改進(jìn)的延遲估計。這些例程使設(shè)計實現(xiàn)了更高效的打包和布局,達(dá)到了更快的時鐘頻率和更高密度的邏輯利用率。

下一級增加了邏輯與寄存器優(yōu)化;Map可重新安排單元以改進(jìn)關(guān)鍵路徑延遲。這些變換為滿足設(shè)計時序要求提供了極大的靈活性。使用了大量不同技術(shù)(包括內(nèi)部引腳交換、基本單元切換,以及邏輯重組)將物理單元轉(zhuǎn)換成邏輯上等效的不同結(jié)構(gòu),以滿足設(shè)計要求。

ISE8.1i軟件引入了另外一級物理綜合:組合邏輯優(yōu)化。該-logic_opt開關(guān)將開啟一個流程,對設(shè)計中的所有組合邏輯進(jìn)行檢查。給定布局和時序信息,您可以對優(yōu)化LUT結(jié)構(gòu)做出更可靠的決策,以改進(jìn)總體設(shè)計。

物理綜合與優(yōu)化示例

·邏輯復(fù)制:如果一個LUT或觸發(fā)器驅(qū)動多個負(fù)載,而這些負(fù)載中有一個或多個負(fù)載的放置位置離驅(qū)動源的距離太遠(yuǎn)因而無法滿足時序要求時,可以復(fù)制該LUT或觸發(fā)器并放置在靠近該組負(fù)載的地方,從而減小布線延遲(圖1)。

·邏輯重組:如果關(guān)鍵路徑跨越多個切片中的多個LUT,可利用較少的切片對該邏輯進(jìn)行重新組織,采用時序上更高效的LUT與多路轉(zhuǎn)換器組合來降低該路徑所需的布線資源(圖2)。

·基本單元切換:如果一個功能使用LUT和多路轉(zhuǎn)換器構(gòu)成,物理綜合與優(yōu)化可對該功能進(jìn)行重新安排,將最快的路徑(一般通過多路轉(zhuǎn)換器選擇引腳)分配給最關(guān)鍵的信號(圖3)。

·引腳交換:LUT的每個輸入引腳可能有不同的延遲,所有Map擁有交換引腳(以及關(guān)聯(lián)的LUT等式)的能力,以便將最關(guān)鍵的信號放置在最快的引腳上(圖4)。

結(jié)論

賽靈思工具集中的物理綜合與優(yōu)化功能將進(jìn)一步走向成熟并隨著每個軟件版本的發(fā)布進(jìn)行擴展。伴隨效果質(zhì)量的改進(jìn),您可以期待著對優(yōu)化類型的更多控制。其他計劃中的強化措施還包括在再優(yōu)化階段考慮更多設(shè)計單元(例如允許將寄存器移入和移出I/O塊或塊RAM和DSP塊等專門功能),以及將布線階段包含進(jìn)物理綜合迭代過程,以及優(yōu)化系統(tǒng)。

賽靈思ISE軟件中的物理綜合與優(yōu)化工具是為在實現(xiàn)的打包和布局階段對您的FPGA設(shè)計的結(jié)構(gòu)進(jìn)行重新檢查而創(chuàng)建的。給定時序約束和物理版圖信息,在映射和布局布線階段優(yōu)化綜合決策可極大地改進(jìn)結(jié)果。



來源:零八我的愛0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在科技飛速發(fā)展的當(dāng)下,電動汽車行業(yè)正經(jīng)歷著前所未有的變革。從最初解決續(xù)航焦慮,到如今不斷優(yōu)化性能體驗,電動汽車的技術(shù)迭代日新月異。近期,現(xiàn)代汽車集團推出的一項基于智能手機配對的電動汽車性能調(diào)節(jié)技術(shù),猶如一顆投入平靜湖面的...

關(guān)鍵字: 電動汽車 性能 參數(shù)

P84纖維因其良好的耐高溫 、阻燃等性能 ,在高溫行業(yè)得到青睞 ,但一直未得到大力推廣 , 除價格居高不下以外 , 還與P84纖維異形結(jié)構(gòu)有關(guān)。鑒于此 ,從濾料孔徑、過濾效率、粉塵剝離率、殘余阻力、清灰周期等方面出發(fā) ,...

關(guān)鍵字: 高溫?zé)煔?/a> P84濾料 異形結(jié)構(gòu) 性能 試驗

開關(guān)電源是現(xiàn)代電子設(shè)備中不可或缺的一部分,其性能穩(wěn)定與否直接關(guān)系到整個電子系統(tǒng)的正常工作。然而,在實際使用中,開關(guān)電源可能會遇到各種故障,其中之一就是輸出不穩(wěn),并伴有“噠噠”聲。這種故障不僅影響設(shè)備的正常使用,還可能對設(shè)...

關(guān)鍵字: 開關(guān)電源 性能 電子系統(tǒng)

電解電容作為電子電路中的重要元件,其性能的好壞直接影響到整個電路的正常運行。因此,正確地測量電解電容的好壞對于保證電路的穩(wěn)定性和可靠性至關(guān)重要。本文將詳細(xì)介紹電解電容的測量方法,幫助讀者了解如何準(zhǔn)確地判斷電解電容的好壞。

關(guān)鍵字: 電解電容 電子電路 性能

投入式液位計是一種常用的液位測量儀表,具有結(jié)構(gòu)簡單、安裝方便、測量準(zhǔn)確等特點。它通過測量液柱產(chǎn)生的靜壓力來間接測量液位高度,廣泛應(yīng)用于各種液體儲罐、管道、水池等的液位測量。本文將詳細(xì)介紹投入式液位計的使用說明。

關(guān)鍵字: 投入式液位計 液位測量儀表 性能

隨著科技的飛速發(fā)展,嵌入式系統(tǒng)已經(jīng)廣泛應(yīng)用于各個領(lǐng)域,如家用電器、工業(yè)機器人、醫(yī)療設(shè)備、汽車等。嵌入式系統(tǒng)具有低功耗、低成本、高可靠性等優(yōu)點,因此受到越來越多的關(guān)注。嵌入式系統(tǒng)的核心是處理器,處理器的性能直接影響到嵌入式...

關(guān)鍵字: 嵌入式 處理器 性能

摘要:采用.Mg-Y2g3作為燒結(jié)助劑,利用光固化成形技術(shù)、結(jié)合氣壓燒結(jié)方法制備了高致密化程度和高性能的si3N4陶瓷。研究了.Mg-Y2g3燒結(jié)助劑總摻量對光固化成形si3N4陶瓷的相對密度、物相組成、顯微結(jié)構(gòu)、熱學(xué)和...

關(guān)鍵字: 光固化成形 顯微結(jié)構(gòu) 性能

整流變壓器與一般電力變壓器的結(jié)構(gòu)、性能、內(nèi)部接線有很大區(qū)別,其容量表示方法在銘牌上也多種多樣,有的銘牌上有額定容量,有的還注明形式容量、平均容量,有的注明多擋不同含義。整流變壓器是一種用于將交流電轉(zhuǎn)換為直流電的裝置,通常...

關(guān)鍵字: 整流變壓器 容量 性能

目前市場上,CPU主要是intel和AMD兩大陣營,其中intel市場份額最大,也是CPU界龍頭老大,自從AMD推出銳龍?zhí)幚砥髦螅黜椥阅苤笜?biāo)開始標(biāo)上Intel平臺,并且走性價比路線,如今相比intel平臺差距在不斷縮...

關(guān)鍵字: CPU 處理器 性能

雖然現(xiàn)在很多人表示,手機芯片性能已過剩,買手機不用管芯片,只要覺得好用,價格合適就行,買就是了,所以根本就不用管什么參數(shù)等。但手機芯片依然是最重要的核心部件,手機芯片檔次就注定了一臺手機的基礎(chǔ)能力,所以了解手機芯片,依然...

關(guān)鍵字: 手機 芯片 性能
關(guān)閉