日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]衛(wèi)星測控多波束系統(tǒng)主要針對衛(wèi)星信號實(shí)施測控,它包括兩個方面:信號波達(dá)方向(DOA)的估計和數(shù)字波束合成。

一、引言

衛(wèi)星測控多波束系統(tǒng)主要針對衛(wèi)星信號實(shí)施測控,它包括兩個方面:信號波達(dá)方向(DOA)的估計和數(shù)字波束合成。

波達(dá)方向的估計是對空間信號的方向分布進(jìn)行超分辨估計,提取空間源信號的參數(shù)如方位角、仰角等。

數(shù)字波束合成也稱為空域?yàn)V波,主要是根據(jù)信號環(huán)境的變化自適應(yīng)地改變各陣元的加權(quán)因子,在期望信號方向形成主波束,在干擾信號方向形成零陷,降低副瓣電平,目的是在增強(qiáng)期望信號的同時最大程度的抑制無用的干擾和噪聲,并提取有用的信號特征以及信號所包含的信息。用于測向和波束合成的算法很多,選擇合適的算法來滿足系統(tǒng)的需求是一個重要方面。另一方面,該系統(tǒng)對實(shí)時性有一定的要求,要求在限定時間內(nèi)完成測向和波束合成權(quán)值的計算。

本文所介紹的衛(wèi)星測控多波束系統(tǒng)采用ADI公司新近推出的新一代TigerSHARCDSP芯片和FPGA器件相結(jié)合組成信號處理模塊,利用DSP的軟件編程完成測向和波束合成權(quán)值的計算,然后用FPGA器件將原始信號和權(quán)值進(jìn)行波束合成,在系統(tǒng)設(shè)計中我們使用兩片igerSHARCDSP芯片來完成。高性能的DSP芯片保證了數(shù)據(jù)能夠準(zhǔn)確及時的處理,也構(gòu)成了該系統(tǒng)的重要組成部分。

二、TigerSHARCDSP芯片介紹

TigerSHARC101S是AD公司新近推出的高性能定/浮點(diǎn)DSP,具有極高的處理能力,它采用靜態(tài)超標(biāo)量結(jié)構(gòu),既有超標(biāo)量處理器所具有的大容量指令緩沖池和指令跳轉(zhuǎn)功能,又可以在程序執(zhí)行前就把指令級并行操作用編譯器預(yù)測出來,其主要的性能指標(biāo)為:

(1)主頻為250MHz,即單指令周期為4ns;有2個對等的處理單元來支持SIMD(單指令多數(shù)據(jù))模式;

(2)系統(tǒng)內(nèi)部有3條獨(dú)立的128位數(shù)據(jù)總線,分別訪問各自的2Mbit存儲空間;

(3)系統(tǒng)外部數(shù)據(jù)總線為64bit,地址總線32bit,外部尋址空間為4G字;

(4)4個8bit的全雙工鏈路口,各自可以獨(dú)立工作。在多處理器系統(tǒng)中,鏈路口可作為處理器之間的點(diǎn)到點(diǎn)通信,組成分布式的多處理器系統(tǒng)。14個DMA通道,可用于后臺傳輸;

(5)可擴(kuò)展性強(qiáng),共享并行總線可支持8個TS101S連在一起用于高速的數(shù)字信號處理。

由于測向和波束合成的算法計算量大,系統(tǒng)對信號的處理時間有要求,一片DSP不能完成任務(wù),本系統(tǒng)充分利用TS101SDSP芯片的并行處理能力,采用多處理器的并行結(jié)構(gòu)來完成信號的處理。?

三、算法研究

用于測向和波束合成的算法很多,各種算法各有優(yōu)勢,通過對這些算法的模擬和性能比較,最終選擇MUSIC(MultipleSignalCharacteristic)算法來實(shí)現(xiàn)測向,用基于線性約束最小二乘恒模算法進(jìn)行波束合成。MUSIC算法的基本原理是根據(jù)天線陣中不同位置的陣元所接收到的空間來波信號的樣本數(shù)據(jù)、天線位置參數(shù)和陣元的特性參數(shù),應(yīng)用現(xiàn)代譜估計理論和統(tǒng)計學(xué)理論及相應(yīng)的數(shù)學(xué)運(yùn)算,對來波的空間譜進(jìn)行估計,并分析其能量的分布狀態(tài),以確定空間來波的方向,也就是從背景噪聲中檢測出空間源信號并估計出信號的參數(shù)如方位角、仰角等,這種測向技術(shù)具有在較強(qiáng)干擾環(huán)境下同時對同信道內(nèi)多個信號的快速、高靈敏度、高精度測向的功能。算法實(shí)現(xiàn)流程圖1所示。


基于線性約束的最小二乘恒模算法是最小二乘算法的一種改進(jìn),它克服了最小二乘算法存在的干擾捕獲問題,利用線性約束的方法對初始權(quán)向量進(jìn)行優(yōu)化,使之在迭代過程中可以較快而準(zhǔn)確地收斂于我們所期望的信號,并且不受信號功率大小的影響。該算法收斂速度快,輸出信號的信干噪比可以接近理想值,并且對幅相差不敏感,通過對陣列信號進(jìn)行算法仿真,最小二乘恒模算法性能可以達(dá)到系統(tǒng)需求。算法的流程如圖2所示。

四、DSP模塊設(shè)計

1.DSP模塊功能

系統(tǒng)使用一個C尺寸VXI標(biāo)準(zhǔn)機(jī)箱,插槽包括0槽、DSP模塊和波束合成模塊。DSP模塊負(fù)責(zé)測向和波束合成權(quán)值的計算,波束合成模塊將原始數(shù)據(jù)和權(quán)值進(jìn)行波束合成,模塊之間的數(shù)據(jù)交換使用LBUS。控制終端(微機(jī))通過VXI總線給DSP模塊發(fā)送命令,DSP模塊以外部中斷2的方式響應(yīng)接收命令并實(shí)現(xiàn)控制中斷的對系統(tǒng)的控制,命令格式由內(nèi)部協(xié)議規(guī)定。

根據(jù)系統(tǒng)需求,DSP模塊要完成以下6個功能:

(1)接收原始數(shù)據(jù)和合成結(jié)果

數(shù)據(jù)采集部分是由波束合成模塊完成的,DSP模塊定時器每500ms接收一次原始數(shù)據(jù)和結(jié)果數(shù)據(jù),并在500ms內(nèi)完成測向和波束合成權(quán)值的計算。數(shù)據(jù)交換按照兩個模塊制定的內(nèi)部協(xié)議來執(zhí)行。

(2)自動跟蹤

系統(tǒng)初始或一般狀態(tài)為自動跟蹤狀態(tài),來波的初始方位區(qū)域已給定,DSP模塊每500ms測向一次從而保證了系統(tǒng)能夠緊跟信號來向。

(3)多次測向

考慮到實(shí)際信號中存在的干擾和誤差,取多次測向中的平均值來作為實(shí)測方向。

(4)指定來波方向

指定來波方向后直接計算波束合成的權(quán)值,此時不利用接收的原始信號而是自己產(chǎn)生信號來進(jìn)行波束合成權(quán)值的計算。

(5)顯示通道波形或幅相差

DSP板將幅相差的數(shù)據(jù)回傳給控制終端后并在終端計算機(jī)上顯示。

(6)顯示合成結(jié)果

DSP模塊將波束合成的權(quán)值傳輸給波束合成模塊,波束合成模塊將權(quán)值和原始數(shù)據(jù)合成后回傳過來并在控制終端上顯示。

DSP模塊程序框圖如圖3所示。


2.DSP模塊結(jié)構(gòu)

接收衛(wèi)星信號的陣列天線為6×6的面陣,多通道接收機(jī)完成信號的采樣,再經(jīng)過數(shù)字下變頻,送到處理單元的是36個通道的I、Q兩路共72路數(shù)據(jù)。由于陣列信號的數(shù)據(jù)量大,算法也比較復(fù)雜,我們需要使用2片TS101S芯片并行處理來實(shí)現(xiàn)。

并行系統(tǒng)的互連結(jié)構(gòu)包括2種方式:共享存儲器結(jié)構(gòu)和分布式結(jié)構(gòu)。共享存儲器結(jié)構(gòu)的連接方式是將所有的處理器都連到一個通道上,該通道一般是一種背板總線(如VXI總線),它既可以作為處理器間的通信媒介也可以作為處理器和共享存儲器間的數(shù)據(jù)通信。這種結(jié)構(gòu)數(shù)據(jù)傳輸?shù)膸掃h(yuǎn)遠(yuǎn)大于直接連接的通信端口,但是存在著總線競爭問題,隨著處理器數(shù)目的增加,處理器平均的總線帶寬會降低,影響數(shù)據(jù)吞吐量。分布式結(jié)構(gòu)處理器之間通過鏈路口進(jìn)行直接的數(shù)據(jù)傳輸,鏈路口在處理器之間提供了高寬帶的點(diǎn)對點(diǎn)通信。這種連接完全為了處理器之間的通信,但是在數(shù)據(jù)傳輸時會占用其他DSP芯片的內(nèi)部資源。

TigerSHARCDSP芯片硬件上可以同時支持這兩種并行體系結(jié)構(gòu),前者通過共享外部地址數(shù)據(jù)控制總線方式實(shí)現(xiàn),后者通過DSP間的專用的鏈路口點(diǎn)對點(diǎn)的互連實(shí)現(xiàn)。本文所設(shè)計的DSP模塊結(jié)構(gòu)從通信網(wǎng)絡(luò)的連接關(guān)系來看,既是共享總線系統(tǒng),又是分布式系統(tǒng),兩片DSP芯片的外部地址總線、數(shù)據(jù)總線、控制總線直接相連,并且一起通過總線接口連接到VXI總線上,實(shí)現(xiàn)和其他模塊的數(shù)據(jù)通信。由于每片DSP內(nèi)部有6Mbit的雙口RAM,因此不需要外部數(shù)據(jù)存儲器。DSPA和DSPB的鏈路口也直接相連,兩片DSP可以通過鏈路口交換數(shù)據(jù)。DSP模塊程序采用EPROM方式引導(dǎo),兩片DSP共用一片548K×8bit的FLASHDSM2150作為程序存儲器。DSP模塊框圖如圖4所示。

整個DSP模塊的處理時間分為3個時間段,分別為從緩沖中讀取數(shù)據(jù)時間、測向時間和波束合成權(quán)值計算時間,其中主要的開銷是測向的時間。為了使DSP模塊具備更高的效率,必須根據(jù)該模塊的結(jié)構(gòu)和TigerDSP芯片的性能合理分配任務(wù)。由于主要的開銷是測向算法,所以解決好測向的并行算法是尤其重要的。在MUSIC算法中,判斷出信號個數(shù)后要分別對各個信號區(qū)域進(jìn)行峰值搜索,最后鎖定信號來向,系統(tǒng)最多可測4個不同來向的信號,因此將峰值搜索的區(qū)域劃分后交給兩片DSP同時進(jìn)行搜索,可以節(jié)約大量的時間。測向和波束合成權(quán)值的計算不能同時進(jìn)行,DSPA通知DSPB進(jìn)行波束合成后又可以返回去從緩存區(qū)中讀取數(shù)據(jù),此時DSPB計算波束合成的權(quán)值,這樣又大大提高了并行度。控制終端對DSP模塊的命令是通過外部中斷讀入,在執(zhí)行控制終端的命令時將定時器時鐘關(guān)閉。

DSP模塊的程序框架用C語言來構(gòu)建,在C中插入?yún)R編來提高運(yùn)算效率,并充分利用TigerDSP芯片雙處理器核的SIMD結(jié)構(gòu),為了更好地對整個的程序進(jìn)行優(yōu)化,使用開發(fā)軟件中的工具Linearprofiling分析各個子函數(shù)所占用的時間比例,從而優(yōu)化程序的瓶頸。并行的系統(tǒng)設(shè)計和一些優(yōu)化措施使DSP模塊的運(yùn)行時間能夠滿足系統(tǒng)設(shè)計的需求。

3.DSP模塊設(shè)計的特點(diǎn)

在衛(wèi)星測控多波束系統(tǒng)DSP模塊的設(shè)計中我們考慮了多方面的因素,可以歸納為以下幾個特點(diǎn):

首先,高性能TigerSHARCDSP并行結(jié)構(gòu)保證了系統(tǒng)的性能,系統(tǒng)要求在500ms內(nèi)完成最多4個來波方向的測定和波束合成,使用兩片TigerSHARCDSP并行工作,在300ms內(nèi)就可以完成,使得系統(tǒng)有充裕的時間去響應(yīng)控制終端的命令。

其次,性能優(yōu)越的測向和波束合成算法保證了系統(tǒng)的穩(wěn)定工作,測向的精度保證在0.5°范圍內(nèi),信號經(jīng)過波束合成后,將噪聲信號加以抑制,信噪比有了很大的提高。并且在雙DSP處理器中并行分配任務(wù),提高了程序運(yùn)行效率。

第三,DSP模塊和波束合成模塊之間以及和外部控制終端之間完備的通信協(xié)議保證了數(shù)據(jù)和命令能構(gòu)準(zhǔn)確的傳輸。這種通信協(xié)議是根據(jù)實(shí)際需要自定義的,并且具有一定的容錯功能,保證了各個模塊之間接口的正常運(yùn)行。

最后,系統(tǒng)控制流程設(shè)計合理,我們使用了DSP的外部中斷1、2、定時器中斷,以及兩片DSP之間通信的矢量中斷來實(shí)現(xiàn)對系統(tǒng)的控制,為了使高速運(yùn)行的DSP能夠有效的與其他模塊、外部控制終端進(jìn)行通信,程序流程的設(shè)計經(jīng)過了仔細(xì)的推敲,為DSP的穩(wěn)定工作提供保障。

五、結(jié)束語

本文討論了衛(wèi)星測控多波束系統(tǒng)DSP模塊中算法的并行實(shí)現(xiàn)以及并行處理任務(wù)的分配,采取了一系列措施優(yōu)化DSP模塊的整體程序,并應(yīng)用了模塊化的思想,結(jié)構(gòu)設(shè)計合理,能夠滿足系統(tǒng)的需求。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質(zhì)量的音頻輸入設(shè)備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I(lǐng)/O于一顆芯片的xcore處理器...

關(guān)鍵字: AI DSP MCU

2025年8月14日,致力于亞太地區(qū)市場的國際領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下詮鼎推出基于新突思(Synaptics)SL1680嵌入式處理器的AI疲勞駕駛檢測方案。

關(guān)鍵字: AI 嵌入式處理器 Type-C

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

多DSP集群的實(shí)時信號處理系統(tǒng),通信拓?fù)涞膬?yōu)化直接決定任務(wù)調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領(lǐng)域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達(dá)陣列等典型應(yīng)...

關(guān)鍵字: DSP 通信拓?fù)鋬?yōu)化

隨著5G網(wǎng)絡(luò)普及與物聯(lián)網(wǎng)設(shè)備爆發(fā)式增長,邊緣計算正從概念驗(yàn)證走向規(guī)?;渴?。據(jù)IDC預(yù)測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點(diǎn)的實(shí)時處理能力提出嚴(yán)苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關(guān)鍵字: AI加速器 DSP

在工業(yè)控制領(lǐng)域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實(shí)時控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領(lǐng)導(dǎo)地位,廣泛應(yīng)用于能源、電...

關(guān)鍵字: TI C2000 DSP 格見半導(dǎo)體 芯來 RISC-V 工控
關(guān)閉