Avago率先通過40納米工藝技術取得28Gbps的SerDes性能表現(xiàn)
Avago Technologies日前宣布已在40納米CMOS工藝技術上取得28Gbps的串化器/并化器(SerDes)性能表現(xiàn)。這一里程碑標志著集成SerDes知識產權(IP)的專用集成電路(ASIC)可實現(xiàn)更高的帶寬應用,從而提高數(shù)據(jù)在服務器、路由器和其他網(wǎng)絡、計算和存儲應用程序中的通信速度。
“SerDes IP作為Avago性能突破歷程上的一項重要成就,我們首次即正確實現(xiàn)了無與倫比的復雜硅晶片設計,”Avago公司ASIC產品事業(yè)部副總裁兼總經理Frank Ostojic指出,“本公司已為主要客戶生產這類28Gbps的高性能產品,引領有線通信市場的突破性進展。”
由于采用了模塊化和多重速率結構,Avago的SerDes內核具有非常高的集成度。Avago能夠將200多個SerDes通道整合于一個單一型的ASIC中,突破1.9億出貨量,場效應管數(shù)超過40億。SerDes內核的主要差異在于采用獨特的決策反饋等化(DFE)技術,從而降低整體電源功耗。在同類產品中實現(xiàn)最佳的數(shù)據(jù)延遲、抗噪能力、抖動和串音干擾性能。
SerDes的出貨總通道數(shù)已經超過9500萬,Avago在提供可靠性和高性能的ASIC產品上擁有輝煌的紀錄。憑藉三十多年的設計經驗、成熟領先的階層式設計方法以及涵蓋多重標準的知識產權,本公司奠定了為有線通信市場打造復雜化ASIC產品的成功基礎。Avago豐富廣泛的SerDes產品組合不僅解決了光學、銅電纜以及背板應用設計的靈活性,還支持包括PCI Express、光纖通道、XAUI、CEI-11G、10GBASE-KR和SFI等標準。





