我們已經(jīng)知道了CPU如何通過(guò)總線(xiàn)進(jìn)行存儲(chǔ)器的讀寫(xiě),也知道地址總線(xiàn)的寬度決定了CPU的尋址空間,數(shù)據(jù)總線(xiàn)的寬度則決定了CPU的位數(shù)(單次能夠讀寫(xiě)的數(shù)據(jù)量),而控制總線(xiàn)在一定程度上影響了訪(fǎng)存的速度(WR與RD為0的時(shí)間越短,訪(fǎng)存速度越快,當(dāng)然也要存儲(chǔ)器速度跟得上才行)。有了CPU和存儲(chǔ)器,以及連接它們的總線(xiàn),這就足以構(gòu)成一個(gè)完整的、可正常運(yùn)行的計(jì)算機(jī)系統(tǒng)。