摘要:提出一種基于現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(Field Programmable GateArray,FPGA)的超轉(zhuǎn)保護(hù)系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)采用三余度采集、控制架構(gòu),通過(guò)軟件及邏輯表決控制單元及BIT檢測(cè)單元,進(jìn)一步提升了超轉(zhuǎn)保護(hù)系統(tǒng)的可靠性。相較于傳統(tǒng)的基于CPU的轉(zhuǎn)速采集系統(tǒng),其具備并行處理、運(yùn)算速度快、功耗低、實(shí)時(shí)性強(qiáng)等特點(diǎn),同時(shí)能釋放大量CPU資源。該設(shè)計(jì)具備較強(qiáng)的通用性和實(shí)用性,對(duì)應(yīng)急動(dòng)力裝置電子控制單元的超轉(zhuǎn)保護(hù)系統(tǒng)設(shè)計(jì)具有一定的參考借鑒意義。