在7nm及以下制程的納米級芯片中,供電網(wǎng)絡(luò)(PDN)的阻抗控制已成為制約芯片性能的核心瓶頸。某5nm SoC在3.3V供電下,因PDN阻抗超標(biāo)導(dǎo)致核心電壓波動超過±5%,觸發(fā)芯片降頻保護機制。本文提出基于0.5mΩ目標(biāo)阻抗的PDN協(xié)同仿真流程,結(jié)合埋入式電源軌(BPR)、納米硅通孔(nTSV)及片上電容(MIMCAP)技術(shù),實現(xiàn)PDN阻抗降低80%以上的效果。
是德科技創(chuàng)新技術(shù)峰會來襲,報名領(lǐng)好禮
零基礎(chǔ)Python入門教程
3小時熟悉Allegro軟件功能、層作用、與114個高效快捷鍵
自動控制理論與系統(tǒng)
跟我學(xué)DC-DC電源管理技術(shù)——第二章,DC-DC的工程實踐
內(nèi)容不相關(guān) 內(nèi)容錯誤 其它
本站介紹 | 申請友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠聘英才
ICP許可證號:京ICP證070360號 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號