高分辨率模數(shù)轉(zhuǎn)換器(ADC)概述-高分辨率ADC成本大幅降低為設(shè)計人員帶來諸多好處設(shè)計人員進(jìn)行工業(yè)和數(shù)據(jù)采集項目設(shè)計時,很可能會遇到以下這些模數(shù)轉(zhuǎn)換問題: 對極寬動態(tài)范圍內(nèi)的輸入信號進(jìn)行數(shù)字化處理,例如環(huán)境聲
開關(guān)調(diào)節(jié)器的分析傳統(tǒng)上,開關(guān)調(diào)節(jié)器不宜用于直接為ADC供電。然而,開關(guān)調(diào)節(jié)器技術(shù)已今非昔比,當(dāng)與后置濾波、精心的設(shè)計和布局布線做法相結(jié)合,開關(guān)調(diào)節(jié)器可以用作許多高速模數(shù)轉(zhuǎn)換器的高效率電源解決方案。如圖2所
差分放大電路是為解決直流放大器的工作點漂移而出現(xiàn)的。由于集成電路中晶體管的一致性好,且大電容不易制造,差分電路已成為模擬集成電路中放大電路的主要形式。電子管差分放大器與晶體管差分放大器原理差不多,但在
工程師必須在系統(tǒng)可靠性和信號質(zhì)量之間做出困難的折中取舍,實際上會使系統(tǒng)整體性能在某種程度上受損。對于設(shè)計能夠同時符合更高數(shù)據(jù)率和更好ESD保護(hù)新需求的芯片的制造商來說,要實現(xiàn)這個目標(biāo)極具挑戰(zhàn)性。
您在使用一個高速模數(shù)轉(zhuǎn)換器 (ADC) 時,總是期望性能能夠達(dá)到產(chǎn)品說明書載明的信噪比 (SNR) 值,這是很正常的事情。您在測試 ADC 的 SNR 時,您可能會連接一個低抖動時鐘器件到轉(zhuǎn)換器的時鐘輸入引腳,并施加一個適度
該電路是低噪聲微波小數(shù)N分頻PLL的完整實現(xiàn)方案
隨著數(shù)字電路向高集成度、高性能、高速度、低工作電壓、低功耗等方向發(fā)展,數(shù)字電路中的△I噪聲的特性和抑制△I噪聲的技術(shù)成為一個亟待系統(tǒng)、深入研究的領(lǐng)域?! 鱅噪聲的產(chǎn)生過程及其基本特點表明[1,2]:△I噪聲是
提出了基于虛擬機(jī)技術(shù)的DCS仿真系統(tǒng)的實現(xiàn)方式,描述了虛擬控制器的具體實現(xiàn)方法及虛擬機(jī)技術(shù)的其他應(yīng)用。
通過合理選擇濾波器的類型和階數(shù),利用低Q值二級濾波器放在高Q值二級濾波器的前級,給每一級分配不同的增益使得每一級的輸出峰值相同。從開關(guān)電容電路的原理入手,分析了開關(guān)電容電路和電容編程陣列,最終設(shè)計一個可編程開關(guān)電容6階帶通濾波器。選擇合適的運算放大器參數(shù)??删幊虨V波器系統(tǒng)共需3路時鐘控制,濾渡器編程參數(shù)控制模塊用于實現(xiàn)芯片內(nèi)部程序存儲器編程控制。通過對設(shè)計的開關(guān)電容濾波器進(jìn)行仿真,結(jié)果基本與設(shè)計目標(biāo)吻合。
摘要:以一種典型直接耦合式寬頻帶功率放大器為例,詳細(xì)介紹其電路參數(shù)的分析計算方法、利用Multisim軟件進(jìn)行仿真的結(jié)果以及硬件調(diào)試等關(guān)鍵技術(shù),其結(jié)論對教學(xué)和工程應(yīng)用都有一定的實用價值。 關(guān)鍵詞:模擬電路;功
摘要:介紹一套高速鐵路軌道信號模擬系統(tǒng),討論了系統(tǒng)的硬件和軟件設(shè)計方法。系統(tǒng)以TMS320C6722浮點DSP為數(shù)據(jù)處理核心,ARM協(xié)處理器為控制核心,能夠模擬自主開發(fā)的、適合中國高速鐵路的改進(jìn)型數(shù)字編碼和正交化F
摘要: 在數(shù)字信號處理應(yīng)用中, 濾波占有十分重要的地位, 如對信號的過濾、檢測、預(yù)測等, 都要廣泛地用到濾波器。文中研究了FIR濾波器窗函數(shù)算法的基本思想給出了在定點DSP芯片上實現(xiàn)FIR數(shù)字濾波器的設(shè)計方法,
為滿足10位高分辨率A/D轉(zhuǎn)換器的需要,設(shè)計了一種高速高精度鐘控電壓比較器,著重對其速度和回饋噪聲進(jìn)行了分析與優(yōu)化。該比較器采用前置預(yù)放大器結(jié)構(gòu)實現(xiàn)了高比較精度,利用兩級正反饋環(huán)路結(jié)構(gòu)的比較鎖存器提高了比較器的速度,隔離技術(shù)和互補(bǔ)技術(shù)的應(yīng)用實現(xiàn)了低回饋噪聲?;赥SMC 0.18μm CMOS標(biāo)準(zhǔn)工藝,用Cadence Spectre模擬器進(jìn)行仿真驗證,結(jié)果表明比較器的工作頻率可達(dá)300 MHz,LSB(Least Significant Bit)為±1 mV,傳輸延時為360 ps,功耗為2.6 mW,可達(dá)到10位的比較精度。該電路可適用于高速高精度模數(shù)轉(zhuǎn)換器與模擬IP核的設(shè)計。
為滿足高精度地震數(shù)據(jù)采集需要,設(shè)計一種以32位、高集成度模/數(shù)轉(zhuǎn)換器ADS1282為核心,以高性能、低功耗微控制器MSP430F123為采集控制器的單通道地震數(shù)據(jù)采集單元,該單元可實現(xiàn)單通道地震信號的拾取、數(shù)據(jù)轉(zhuǎn)換、存儲及傳輸功能。設(shè)計中充分利用ADS1282片上集成功能,配合相應(yīng)的抗干擾措施,既簡化了電路設(shè)計,也保證了采集信號的質(zhì)量和系統(tǒng)的穩(wěn)定性。該采集單元可適用于那些對功耗、體積、精度均有嚴(yán)格要求的應(yīng)用場合。
結(jié)合主元分析(PCA)與線性鑒別分析(LDA)的特點,利用PCA-LDA算法進(jìn)行性別鑒別。通過PCA算法求得訓(xùn)練樣本的特征子空間,并在此基礎(chǔ)上計算出LDA算法的特征子空間。將PCA算法與LDA算法的特征子空間進(jìn)行融合,獲得PCA-LDA算法的融合特征空間。訓(xùn)練樣本與測試樣本分別朝融合特征空間投影,從而得到識別特征。利用最近鄰準(zhǔn)則即可完成性別鑒別。實驗中利用三種預(yù)處理方法(PCA+LDA、HG+PCA+LDA、RHG +PCA+LDA),得出各自的實驗結(jié)果,并進(jìn)行比較。實驗結(jié)果表明,利用RHG+PCA+LDA方法預(yù)處理后,使用PCA-LDA算法進(jìn)行性別鑒別可以得到理想的效果。