針對(duì)當(dāng)前復(fù)雜信息系統(tǒng)仿真中,關(guān)于接口協(xié)議編解碼方法的缺陷,從接口協(xié)議的存儲(chǔ)、程序設(shè)計(jì)的數(shù)據(jù)結(jié)構(gòu)和編解碼流程幾個(gè)方面,給出了復(fù)雜信息系統(tǒng)仿真中接口協(xié)議編解碼方法的詳細(xì)設(shè)計(jì)過(guò)程。針對(duì)接口協(xié)議的復(fù)雜性和靈活性,提出了一種新穎的編解碼方法,有效的解決了接口協(xié)議種類多、編解碼方式靈活等問(wèn)題;而且,與傳統(tǒng)的方法進(jìn)行了比較,從而可以看出其編解碼的優(yōu)點(diǎn)。仿真結(jié)果證明,編解碼方法思路新穎、編解碼速度快、可移植性好。
針對(duì)Single-Sequence的集成電路布圖,在SS編解碼應(yīng)用對(duì)芯片中各單元的擺放進(jìn)行優(yōu)化,從而達(dá)到芯片面積利用率最大化。重點(diǎn)介紹了利用SS序列解決不規(guī)則模塊擺放問(wèn)題,使得SS布圖功能更靈活多變。
針對(duì)航天檢測(cè)設(shè)備中信號(hào)源單一、不可調(diào)等缺點(diǎn),提出并實(shí)現(xiàn)了一種以FPGA 、高速D/A、繼電器AQY210為核心,結(jié)構(gòu)簡(jiǎn)單,控制靈活,信號(hào)質(zhì)量高的多功能信號(hào)源生成系統(tǒng)。該系統(tǒng)可提供各種頻率、幅值、偏置等參數(shù)可調(diào)的模擬信號(hào),成功應(yīng)用于工業(yè)控制開(kāi)關(guān)量輸出性能檢測(cè)。同時(shí),上位機(jī)與硬件通信的接口使用了USB-單片機(jī)(CY7C68013)和USB-FIFO(FT245)兩種方案,并進(jìn)行實(shí)際對(duì)比,提出其適用條件和范圍。
針對(duì)實(shí)時(shí)操作系統(tǒng)的開(kāi)銷導(dǎo)致應(yīng)用程序可執(zhí)行性降低的問(wèn)題,提出了基于FPGA的硬件實(shí)時(shí)操作系統(tǒng)設(shè)計(jì)方案,并實(shí)現(xiàn)了μC/OS-II任務(wù)管理模塊的硬件化。通過(guò)設(shè)計(jì)基于片內(nèi)寄存器的TCB及基于組合電路的任務(wù)調(diào)度器,充分發(fā)揮了多任務(wù)潛在的并行性。整個(gè)設(shè)計(jì)采用VHDL硬件描述語(yǔ)言,通過(guò)ISE 8.2軟件進(jìn)行時(shí)序仿真驗(yàn)證,并使用Xilinx公司的Virtex-II Pro FPGA板實(shí)現(xiàn)。
太陽(yáng)能作為一個(gè)可再生能源正在持續(xù)發(fā)展,對(duì)其的持續(xù)關(guān)注促進(jìn)了太陽(yáng)能板的價(jià)格降低和效率提升。同時(shí),逆變器、充電器和能量?jī)?yōu)化器之類的平衡系統(tǒng)(BOS)器件已經(jīng)取得了重大進(jìn)展。本文將介紹影響太陽(yáng)能BOS效能的新架構(gòu)和元件。
如果計(jì)算振蕩放大器中石英晶體的功率消耗,必須知道放大器的穩(wěn)態(tài)、信號(hào)幅值和輸入電容等參數(shù),這樣才能確定石英晶體元件阻抗特性中的合適工作點(diǎn)。很明顯,為了降低石英晶體元件的功率消耗,振蕩器的工作頻率不能在石英晶體的串聯(lián)諧振頻率上。放大器的輸入電容必須低于石英晶體元件的高輸入電抗。
0 引 言近年來(lái),國(guó)內(nèi)無(wú)線通信系統(tǒng)的快速發(fā)展,使得微波頻率在衛(wèi)星通信中引用越來(lái)越廣泛。通信距離越來(lái)越遠(yuǎn)、靈敏度越來(lái)越高對(duì)系統(tǒng)的性能提出了更高的要求,通信系統(tǒng)不但要求放大微弱信號(hào)中有用信號(hào),同時(shí)要求具有較
準(zhǔn)確可靠的電壓測(cè)量在大學(xué)物理教學(xué)中具有重要意義。在研究目前主流電壓表設(shè)計(jì)方案的基礎(chǔ)上,提出一種基于FPGA技術(shù)的新型數(shù)字電壓表的設(shè)計(jì)方法,極大地增強(qiáng)了系統(tǒng)集成度和電路可靠性。以Altera公司高性價(jià)比的CycloneⅡ系列EP2C5T144芯片為控制核心,以較高性能的模/數(shù)轉(zhuǎn)換器為信號(hào)采集芯片,完成電壓數(shù)據(jù)的采集、轉(zhuǎn)換、處理、顯示,并實(shí)現(xiàn)了檔位的自動(dòng)轉(zhuǎn)換和較寬的測(cè)量范圍。詳細(xì)討論儀表關(guān)鍵電路的設(shè)計(jì)思路以及關(guān)鍵算法的實(shí)現(xiàn)步驟。測(cè)試結(jié)果表明,該儀表測(cè)量誤差不大于O.02 V,具有較高的測(cè)量精度,滿足教學(xué)實(shí)驗(yàn)中的電壓測(cè)量要求。
合肥光源滿能量注入系統(tǒng)升級(jí)所需沖擊磁鐵設(shè)計(jì)參數(shù)分別為注入束流能量800 MeV;偏轉(zhuǎn)角度6.895 mrad;峰值磁感應(yīng)強(qiáng)度0.096 T;電感0.5H;峰值電流3 100 A;脈沖波形底寬800 ns~3.5us。依據(jù)該設(shè)計(jì)參數(shù)對(duì)下面幾種脈
較窄的脈沖波形一般由傳輸線型脈沖發(fā)生器產(chǎn)生[3 ,4 ] 。脈沖傳輸線可用沿線分布的4 個(gè) 參數(shù)表示,即電阻R 、電感L 、電容C 和線與線之間的電導(dǎo)G。這些參數(shù)若沿線均勻分布,則稱為均勻傳輸線,可用單位長(zhǎng)度的參數(shù)R0 、L
矩形脈沖發(fā)生器和方波的區(qū)別在于,方波的高電平和低電平所占時(shí)間相等(即占空比為50%),而矩形脈沖則不等。圖5.3-35是一個(gè)占空比可調(diào)的矩形脈沖發(fā)生器電路及其工作波形,其工作原理方波發(fā)生器見(jiàn)圖5.3-34,。該電路利
為了滿足數(shù)字式超聲波探傷系統(tǒng)的需要,設(shè)計(jì)一種基于AD9446模/數(shù)轉(zhuǎn)換器及FPGA的數(shù)據(jù)采集模塊,實(shí)現(xiàn)了最高可達(dá)100 Ms/s的采樣速率。采用FPGA實(shí)現(xiàn)數(shù)據(jù)采集控制、數(shù)據(jù)壓縮、數(shù)據(jù)緩沖等功能,同時(shí)利用高精度A/D數(shù)據(jù)轉(zhuǎn)換器保證了數(shù)據(jù)采集精度方面的需要。該A/D數(shù)據(jù)采集模塊既滿足數(shù)字式超聲波探傷系統(tǒng)對(duì)數(shù)據(jù)采集模塊的速度要求和精度要求,也簡(jiǎn)化了硬件電路結(jié)構(gòu),提高了數(shù)據(jù)采集的可靠性和穩(wěn)定性。因此為超聲波探傷系統(tǒng)提供了一種實(shí)用的數(shù)據(jù)采集模塊。
通道化線卡是一類特殊的POS型線卡。研究0C48 POS線卡的設(shè)計(jì)與實(shí)現(xiàn),給出線卡的整體設(shè)計(jì)方案。采用PM5360型鏈路層器件完成底層信號(hào)處理,而采用FPGA進(jìn)行報(bào)文處理。重點(diǎn)討論P(yáng)M5360應(yīng)用中的關(guān)鍵問(wèn)題。通過(guò)設(shè)計(jì)靈活的芯片配置方案,該線卡可以適應(yīng)0C48信號(hào)內(nèi)低速率的OC3和0C12子層信號(hào)的靈活組合。
摘要:ISL54230是Intersil公司生產(chǎn)的新型四通道雙極雙擲(DPDT)模擬開(kāi)關(guān),該器件帶有良好的ESD保護(hù)功能,可廣泛用于蜂窩/移動(dòng)電話、PDA、數(shù)碼相機(jī)和攝像機(jī)、USB/UART/音頻開(kāi)關(guān)等。文中介紹了ISL54230的主要特點(diǎn)、引
介紹了基于ADSP-BF533家庭安全系統(tǒng)設(shè)計(jì)方案,詳細(xì)闡述了該系統(tǒng)的總體架構(gòu)及各個(gè)模塊的硬件電路和軟件實(shí)現(xiàn)。本系統(tǒng)主要應(yīng)用于家庭安全防盜領(lǐng)域,綜合利用紅外探測(cè)、GSM無(wú)線通信以及MPEG-4視頻壓縮技術(shù),實(shí)現(xiàn)了家庭范圍內(nèi)的紅外探測(cè)非法入侵、GSM短信報(bào)警和現(xiàn)場(chǎng)圖像采集和存儲(chǔ)等功能。