隨著現代電子技術的發(fā)展,具有高穩(wěn)定性和準確度的頻率源已經成為通信、雷達、儀器儀表、高速計算機及導航系統的主要組成部分。高性能的頻率源可通過頻率合成技術獲得。
利用A/D串行輸出設計不但提高了模數轉換的精度,具有抗干擾性,而且節(jié)省了大量元件和印刷電路板的空間。該系統設計已經成功應用于工業(yè)現場控制系統的數據測量。
本文推導出一種新的等價型邏輯表達式,并驗證了其正確性。將該等價型邏輯表達式用于全加器的設計中,能夠改變原有的全加器結構,并改變布線通道的連線數目和連線方式。
介紹了三種分別基于單片機、軸角數字轉換模塊和光電編碼器的軸角數字轉換電路的原理,并對其性能進行了分析和比較。
本文將討論決定運算放大器 (op amp) 固有噪聲的基本物理關系。
從磁路出發(fā),將傳統的一幅磁芯進行分割,變成陣列式結構,提出了陣列式解耦集成電感。分析了解耦集成原理,推導了等效電路,進行了仿真驗證。并把陣列式集成電感應用于Cuk變換器,實驗表明陣列式集成電感和多個分立電感一樣具有相同的性能。
針對集成運算放大器性能特點,分析了選擇策略;就應用廣泛的低噪聲集成運放、精密集成運放、視頻集成運放等專用型集成運算放大器及其典型應用技術進行了討論,給出了相應的典型應用實例。
文中介紹了基于lagrange算子的成形濾波器的設計方法,并與窗函數和頻率抽樣設計進行了比較。仿真及實測結果均表明此方法在實際應用中具有較好的可行性和有效性。
在當今快速朝著大規(guī)模、小體積、高速度的方向發(fā)展的電子設計領域中,體積減小導致電路的布局布線密度變大,同時信號的頻率還在提高,使得串擾成為高速、高密度PCB設計中值得關注的問題,就串擾的機理,分析了影響串擾的因素,并提出相應的控制方法
對于大多數 ADC 用戶來說,“時延”和“建立時間”這兩個術語有時可以互換。但對于 ADC 設計人員而言,他們非常清楚這兩個術語的區(qū)別,
本文介紹的采樣/保持電路采用全差分結構,并通過底板采樣技術有效的抑制電荷注入和時鐘饋通效應 它采用高性能的增益自舉運算放大器來減小由于有限增益和不完全建立帶來的誤差。
功率放大電路是一種能量轉換電路,要求在失真許可的范圍內,高效地為負載提供盡可能大的功率
第 5 部分我們介紹了不同類型的噪聲測量設備。我們將在第 6 部分討論與噪聲測量相關的參數和操作模式。