作者開發(fā)的這個(gè)同步卡調(diào)試器在航天工程現(xiàn)場(chǎng)已多次使用,快速幫助通信雙方分離問(wèn)題。文中給出了同步卡調(diào)試器的關(guān)鍵部分,由于他支持位級(jí)的輸入編輯,發(fā)送時(shí)序也可以選擇,所有的這一類項(xiàng)目都可以調(diào)試,在現(xiàn)場(chǎng)或任務(wù)階段為項(xiàng)目相關(guān)人員提供了有力支持。
本文采用TTL集成電路設(shè)計(jì)倒數(shù)計(jì)數(shù)器,具有工作穩(wěn)定、抗干擾性強(qiáng)、無(wú)需單片機(jī)開發(fā)系統(tǒng)和編程、易于制作、時(shí)間設(shè)置范圍廣、操作方便等優(yōu)點(diǎn),適用于競(jìng)賽類時(shí)間控制、烹飪定時(shí)等,也可用作實(shí)驗(yàn)計(jì)數(shù)器。
本設(shè)計(jì)實(shí)例描述一種新方法,用一只基于555定時(shí)器的自激振蕩器產(chǎn)生一個(gè)占空比可變波形。
本文介紹了一種利用PC機(jī)設(shè)備來(lái)設(shè)計(jì)模擬信號(hào)發(fā)生器的方案。該方案通過(guò)利用PC機(jī)內(nèi)的充分資源來(lái)產(chǎn)生各種所需波形,然后通過(guò)USB2.0接口輸出。在PC機(jī)外采用DAC8580對(duì)數(shù)字信號(hào)進(jìn)行DA轉(zhuǎn)換,并用CPLD對(duì)整個(gè)電路進(jìn)行控制。
在本部分中,我們將采用所謂“TINASPICE”電路模擬套件來(lái)分析運(yùn)算放大器電路。
在本部分中,我們將了解如何用該模型計(jì)算簡(jiǎn)單運(yùn)算放大器電路的總輸出噪聲??傇肼晠⒖驾斎?(RTI) 包含運(yùn)算放大器電壓源的噪聲、運(yùn)算放大器電流源的噪聲以及電阻噪聲等。
噪聲的重要特性之一就是其頻譜密度。電壓噪聲頻譜密度是指每平方根赫茲的有效( RMS) 噪聲電壓(通常單位為nV/rt-Hz)。
本設(shè)計(jì)就是采用PC DAQ系統(tǒng)來(lái)實(shí)現(xiàn)的。本設(shè)計(jì)的系統(tǒng)構(gòu)成如圖1所示。其采用研華公司的PCL2818LS數(shù)據(jù)采集卡為主,構(gòu)建計(jì)算機(jī)硬件外圍電路,實(shí)現(xiàn)信號(hào)調(diào)理和高速數(shù)據(jù)采集。PCL2818LS數(shù)據(jù)采集卡有如下的功能和特點(diǎn):
文將介紹簡(jiǎn)化便攜式電池供電醫(yī)療設(shè)備的模擬前端設(shè)計(jì)的多種方法,如將運(yùn)算放大器、ADC、DAC等高性能外設(shè)與低功耗MCU結(jié)合使用。
CMOS工藝具有價(jià)格便宜、集成度高、功耗低的特點(diǎn)。隨著CMOS工藝的發(fā)展,器件特征頻率大幅提高,采用CMOS工藝實(shí)現(xiàn)超高速集成電路成為可能。本文給出了使用CMOS工藝設(shè)計(jì)的單片集成超高速4:1復(fù)接器。
本文針對(duì)該要求。采用ADL5317器件。給出了一種具有高精度、寬動(dòng)態(tài)范圍的APD偏壓控制/光功率監(jiān)測(cè)功能的核心電路。
頻率合成技術(shù)是產(chǎn)生頻率源的一種現(xiàn)代化手段,他已廣泛應(yīng)用于通信、導(dǎo)航、電子偵察、干擾與反干擾、遙控遙測(cè)及現(xiàn)代化儀器儀表中。
頻率合成器是一種高性能的信號(hào)發(fā)生器,本文描述了作者設(shè)計(jì)的低相位噪聲寬頻帶的信號(hào)發(fā)生器,并選擇性的分析了一下相位噪聲,解釋了降低鎖相環(huán)相位噪聲的∑-△技術(shù)。
本文介紹的就是一種直流電機(jī)伺服驅(qū)動(dòng)開關(guān)電源的EMI濾波器設(shè)計(jì)。
本文介紹了一種實(shí)用的軸角/數(shù)字轉(zhuǎn)換器14XSZ3412-01及其在某尋北儀系統(tǒng)中的應(yīng)用。