所有的數(shù)字電路都需要依靠時(shí)鐘信號來使組件的運(yùn)作同步,每單位時(shí)間內(nèi)電路可運(yùn)作的次數(shù)取決于時(shí)鐘的頻率,因此時(shí)鐘運(yùn)作的頻率即被大家視為系統(tǒng)運(yùn)作的性能指針。
本文中,與TrenchStop-IGBT并聯(lián)的二極管是根據(jù)IGBT技術(shù)與應(yīng)用條件進(jìn)行設(shè)計(jì)的。
本文通過在QuartursⅡ開發(fā)平臺下,一種能夠?qū)崿F(xiàn)等占空比、非等占空比整數(shù)分頻及半整數(shù)分頻的通用分頻器的FPGA設(shè)計(jì)與實(shí)現(xiàn),介紹了利用VHDL硬件描述語言輸入方式,設(shè)計(jì)數(shù)字電路的過程。
一個(gè)解決方案是將兩個(gè)轉(zhuǎn)換器并聯(lián),使最大負(fù)載電流增大一倍。
A/D轉(zhuǎn)換接口電路是數(shù)據(jù)采集系統(tǒng)前向通道中的一個(gè)環(huán)節(jié),它的作用是將模擬信號轉(zhuǎn)換成可供計(jì)算機(jī)處理的數(shù)字信號,是一般控制系統(tǒng)中不可缺少的環(huán)節(jié)之一。
本文所設(shè)計(jì)的16位16通道零相位差數(shù)據(jù)采集系統(tǒng)不僅具有較高的轉(zhuǎn)化精度,而且提供多通道零相位差特性。
詳細(xì)介紹了一種新型電流型三相直接式五電平拓?fù)?,研究了該拓?fù)涞目刂撇呗?。給出了仿真和實(shí)驗(yàn)波形,仿真結(jié)果和實(shí)驗(yàn)波形驗(yàn)證了文中所做的分析。
介紹了基于DSP和CPLD技術(shù),高精度多通道的ADC系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)方案,利用簡單的硬件電路和軟件編程,采用DSP和CPLD相結(jié)合的方法,動態(tài)地設(shè)置采樣通道,控制模數(shù)轉(zhuǎn)換器MAX1162的數(shù)據(jù)采樣及傳輸。
本文研究了一種能夠分別產(chǎn)生IM3和IM5的預(yù)失真器,他能很好地改善3階和5階交調(diào)分量。
本文在分析電壓空間矢量調(diào)制基本原理的基礎(chǔ)上,組成了以TMS320F2812為核心的單片機(jī)控制系統(tǒng),實(shí)現(xiàn)SVPWM,對交流電機(jī)進(jìn)行變頻調(diào)速。
介紹Registered SDRAM的工作原理和接口芯片,以及在MPC8241嵌入式系統(tǒng)中進(jìn)行Registered SDRAM電路設(shè)計(jì)的實(shí)例;給出電路原理設(shè)計(jì)和PCB布局布線的一般規(guī)則。
本文采用0.35mm的CMOS標(biāo)準(zhǔn)工藝,設(shè)計(jì)了一種軌至軌輸入,靜態(tài)功耗150mW,相位增益86dB,單位增益帶寬2.3MHz的低壓低功耗運(yùn)算放大器。
本文介紹了一種結(jié)構(gòu)簡單、使用方便可靠的開/關(guān)機(jī)電路。電路使用一個(gè)D觸發(fā)器,配合軟件上的處理實(shí)現(xiàn)單鍵開/關(guān)機(jī)、關(guān)機(jī)前重要數(shù)據(jù)自動保存及自動關(guān)機(jī)功能。
本文介紹了FIR抽取濾波器的工作原理,重點(diǎn)闡述了用XC2V1000實(shí)現(xiàn)FIR抽取濾波器的方法,并給出了仿真波形和設(shè)計(jì)特點(diǎn)。