RF Engines公司的ChannelCore64使設(shè)計(jì)者能夠用一個(gè)可對(duì)FPGA編程的IP核來(lái)替代多達(dá)16個(gè)DDC(直接下變頻器)ASIC,可顯著減少PCB面積,降低功耗而且增加靈活性。和原來(lái)的方法相比,新方法是降低成本的典型代表,隨著通
在提高硬件系統(tǒng)抗干擾能力的同時(shí),軟件抗干擾以其設(shè)計(jì)靈活、節(jié)省硬件資源、可靠性好越來(lái)越受到重視。下面以MCS-51單片機(jī)系統(tǒng)為例,對(duì)微機(jī)系統(tǒng)軟件抗干擾方法進(jìn)行研究。 1 軟件抗干擾方法的研究
摘要 介紹一種簡(jiǎn)便實(shí)用的PIC編程器實(shí)現(xiàn)方案。設(shè)計(jì)思想是:以單片機(jī)作為主控機(jī),欲寫入的PIC程序代碼存放在主控機(jī)中,由主控機(jī)提供PIC芯片編程所需信號(hào),并監(jiān)測(cè)整個(gè)編程流程。在時(shí)鐘脈沖信號(hào)作用下,把代碼寫入PIC的F
摘要:簡(jiǎn)要介紹了AT90CAN 28的功能特點(diǎn),講述了AT90CAN128中CAN控制器的原理及使用方法,針對(duì)所設(shè)計(jì)車型CAN總線控制系統(tǒng)的構(gòu)成特點(diǎn),制定了通信協(xié)議,并以聯(lián)合制動(dòng)單元為具體實(shí)例,對(duì)其設(shè)計(jì)過(guò)程進(jìn)行了詳細(xì)的描述,使
高速緩存(CACHE)作為內(nèi)核和低速存儲(chǔ)器之間的橋梁,基于代碼和數(shù)據(jù)的時(shí)間和空間相關(guān)性,以塊為單位由硬件控制器自動(dòng)加載內(nèi)核所需要的代碼和數(shù)據(jù)。如果所有程序和數(shù)據(jù)的存取都由內(nèi)核完成,基于CACHE的運(yùn)行機(jī)制,內(nèi)核始終能夠得到存儲(chǔ)器中最新的數(shù)據(jù)。但是當(dāng)有其它可以更改存儲(chǔ)器內(nèi)容的部件存在時(shí),例如不需要內(nèi)核干預(yù)的直接數(shù)據(jù)存?。―MA)引擎,就可能出現(xiàn)由于CACHE的存在而導(dǎo)致內(nèi)核或者DMA不能夠得到最新數(shù)據(jù)的現(xiàn)象,也就是CACHE一致性的問(wèn)題。
以形象生動(dòng)的比喻來(lái)描繪了總線技術(shù)的基本思想,指出了總線的基本分類和總線傳輸?shù)幕驹?,以及在學(xué)習(xí)過(guò)程中應(yīng)當(dāng)掌握的最基本的知識(shí),對(duì)初學(xué)者有起到拋磚引入的作用。
當(dāng)代電子系統(tǒng)中的電源管理可以通過(guò)高效的電源分配優(yōu)化系統(tǒng)效率。電流檢測(cè)是電源管理的關(guān)鍵技術(shù)之一,它不僅有助于保持理想的電壓等級(jí),而且能通過(guò)提供伺服調(diào)整保持電子系統(tǒng)處于正常狀態(tài),同時(shí)還能防止發(fā)生電路故障和電池過(guò)度放電。
摘要:以工控計(jì)算機(jī)和PC為平臺(tái)的虛擬儀器系統(tǒng)長(zhǎng)期以來(lái)充當(dāng)著智能測(cè)試系統(tǒng)的平臺(tái)。隨著后PC時(shí)代的來(lái)臨,業(yè)界對(duì)儀器的個(gè)性化和小型化要求越來(lái)越高。嵌入式系統(tǒng)的發(fā)展和普及應(yīng)用使得基于單板計(jì)算機(jī)和功能板卡的嵌入式儀
1 引言 反求工程(或稱逆向工程)是一門發(fā)展迅速的新興技術(shù)。實(shí)物反求技術(shù)被用于基于已有產(chǎn)品實(shí)物的產(chǎn)品再設(shè)計(jì),或?qū)σ恍o(wú)法用數(shù)字化手段直接表述和設(shè)計(jì)、而只能以實(shí)物形式表達(dá)的產(chǎn)品模型(如油泥模型)進(jìn)行
1前言 USB(Universal Serial Bus)通用串行總線是在1994年底由康柏、IBM、Microsoft等多家 公司聯(lián)合制訂的,但是直到1999年,USB才真正被廣泛應(yīng)用。同時(shí),他也得到了各PC廠商、芯片制造商和PC外設(shè)廠商的廣泛支