針對DSP56311評估板及其開發(fā)工具的特點、教學實驗和應(yīng)用開發(fā)的需要進行了平臺的研制。系統(tǒng)的軟件部分主要包括用C++Builer制作的軟件平臺和編寫的支持C語言的DSP硬件驅(qū)動程序庫文件系統(tǒng)。
針對數(shù)控機床控制發(fā)展中的新要求,提出并設(shè)計一種新型的控制方案。運用PCI總線實現(xiàn)與DSP的通信,以提高控制效率和實時性;應(yīng)用CPLD解決雙口RAM的仲裁控制邏輯問題。在硬件設(shè)計完成之后,提出了雙向通信的軟件測試方法。
采用TI公司的TMS320C6713,通過地址譯碼和總線隔離,直接將數(shù)字圖像傳感器芯片OV7620接入;利用EDMA獨立傳送的特點,在不增加DSP軟件開銷和對總線占用的情況下,實現(xiàn)視頻圖像的實時采集和處理。
本文首先介紹了FIR濾波器和脈動陣列的原理,然后設(shè)計了脈動陣列結(jié)構(gòu)的FIR濾波器,畫出電路的結(jié)構(gòu)框圖,并進行了時序分析,最后在FPGA上進行驗證。
本文從ZigBee的發(fā)展歷史入手,探討了這種基于無線傳感器技術(shù)的網(wǎng)絡(luò)應(yīng)用的協(xié)議棧、性能分析和各種應(yīng)用領(lǐng)域,全面構(gòu)建了完整的ZigBee技術(shù)應(yīng)用與發(fā)展藍圖。
本方案利用隧道二極管的隧道效應(yīng)將輸入差分脈沖的前后沿整形至800 ps以內(nèi),之后通過差分對管搭載恒流源實現(xiàn)脈沖上升、下降時間在800 ps~1μs之間的可控調(diào)整。
介紹一種基于TMS320DM6446的視頻壓縮處理系統(tǒng),該系統(tǒng)采用我國具有自主知識產(chǎn)權(quán)的AVS編碼標準,可實現(xiàn)對視頻信號的高速實時處理;詳細介紹了系統(tǒng)的硬件原理及結(jié)構(gòu)、軟件設(shè)計與實現(xiàn)以廈AVS編碼標準的主要技術(shù)指標,并針對TMS329DM6446芯片的特點對算法和軟件設(shè)計進行了優(yōu)化。
介紹一種應(yīng)用于單片機洲試系統(tǒng)的鏈式存儲結(jié)構(gòu),其特點在于采用數(shù)據(jù)結(jié)構(gòu)的存儲方式,并結(jié)合有效的存儲管理方法對系統(tǒng)的存儲空間進行管理和分配,從而在普通的單片機測試系統(tǒng)中實現(xiàn)了對大量測試結(jié)果的抽象化數(shù)據(jù)管理
本文針對SOPC的特點進行信息安全平臺設(shè)計,分析了信息安全平臺的需求,總結(jié)其設(shè)計應(yīng)遵循的原則;在此基礎(chǔ)上提出一個信息安全SOPC硬件平臺架構(gòu)模型,并專門針對Nios II進行了詳細設(shè)計。
本文論述了飛思卡爾公司32位處理器MPC5200B的PCI接口設(shè)計要點,闡述了PCI仲裁器邏輯擴展設(shè)計及方法。經(jīng)過CPLD仿真及實際應(yīng)用證明,該電路設(shè)計正確,針對MPC5200B有效地擴展了PCI仲裁器邏輯,增加了PCI總線上主設(shè)備個數(shù)。