日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]現(xiàn)場可編程門陣列FPGA(Field Programmable GateArray)屬于ASIC產(chǎn)品,通過軟件編程對目標(biāo)器件的結(jié)構(gòu)和工作方式進行重構(gòu),能隨時對設(shè)計進行調(diào)整,具有集成度高、結(jié)構(gòu)靈活、開發(fā)周期短、快速可靠性高等特點,數(shù)字設(shè)計在

現(xiàn)場可編程門陣列FPGA(Field Programmable GateArray)屬于ASIC產(chǎn)品,通過軟件編程對目標(biāo)器件的結(jié)構(gòu)和工作方式進行重構(gòu),能隨時對設(shè)計進行調(diào)整,具有集成度高、結(jié)構(gòu)靈活、開發(fā)周期短、快速可靠性高等特點,數(shù)字設(shè)計在其中快速發(fā)展。

本文介紹了一種利用FPGA實現(xiàn)DC~100 MHz的自動切換量程數(shù)字等精度頻率計的實現(xiàn)方法,并給出實現(xiàn)代碼。整個系統(tǒng)在研制的CPLD/FPGA實驗開發(fā)系統(tǒng)上調(diào)試通過。

1 等精度測頻原理

頻率的測量方法主要分為2種方法:

(1)直接測量法,即在一定的閘門時間內(nèi)測量被測信號的脈沖個數(shù)。

(2)間接測量法,例如周期測頻法、V-F轉(zhuǎn)換法等。 間接測頻法僅適用測量低頻信號。

基于傳統(tǒng)測頻原理的頻率計的測量精度將隨被測信號頻率的下降而降低,在實用中有較大的局限性,而等精度頻率計不但具有較高的測量精度,而且在整個頻率區(qū)域能保持恒定的測試精度。

本設(shè)計頻率測量方法的主要測量控制框圖如圖1所示。圖1中預(yù)置門控信號GATE是由單片機發(fā)出,GATE的時間寬度對測頻精度影響較少,可以在較大的范圍內(nèi)選擇,只要FPGA中32 b計數(shù)器在計100 M信號不溢出都行,根據(jù)理論計算GATE的時間寬度Tc可以大于42.94 s,但是由于單片機的數(shù)據(jù)處理能力限制,實際的時間寬度較少,一般可在10~0.1 s間選擇,即在高頻段時,閘門時間較短;低頻時閘門時間較長。這樣閘門時間寬度Tc依據(jù)被測頻率的大小自動調(diào)整測頻,從而實現(xiàn)量程的自動轉(zhuǎn)換,擴大了測頻的量程范圍;實現(xiàn)了全范圍等精度測量,減少了低頻測量的誤差。

圖1中BZ_Counter和DC_Counter是2個可控的32 b高速計數(shù)器(100 MHz),BZ_ENA和DC_ENA分別是他們的計數(shù)允許信號端,高電平有效?;鶞?zhǔn)頻率信號從BZ_Counter的時鐘輸入端BZ_CLK輸入,設(shè)其頻率為Fb;待測信號經(jīng)前端放大、限幅和整形后,從與BZ_Counter相似的32 b計數(shù)器DC_Counter的時鐘輸入端DC_CLK輸入,測量頻率為Fx。

測量開始,首選單片機發(fā)出一個清零信號CLR,使2個32 b的計數(shù)器和D觸發(fā)器置0,然后單片機再發(fā)出允許測頻命令,即使預(yù)置門控信號GATE為高電平,這時D觸發(fā)器要一直等到被測信號的上升沿通過時,Q端才被置1,即使BZ_ENA和DC_ENA同時為1,將啟動計算器BZ_Counter和DC_Counter,系統(tǒng)進入計算允許周期。這時,計數(shù)器BZ_Counter和DC_Counter分別對被測信號和標(biāo)準(zhǔn)頻率信號同時計數(shù)。當(dāng)Tc秒過后,預(yù)置門控信號被單片機置為低電平,但此時2個32 b的計數(shù)器仍然沒有停止計數(shù),一直等到隨后而至的被測信號的上升沿到來時,才通過D觸發(fā)器將這2個計算器同時關(guān)閉。由圖2所示的測頻時序圖可見,GATE的寬度和發(fā)生的時間都不會影響計數(shù)使能信號允許計數(shù)的周期總是恰好等于待測信號XCLK的完整周期,這正是確保XCLK在任何頻率條件下都能保持恒定測量精度的關(guān)鍵。因為,此時GATE的寬度Tc改變以及隨機的出現(xiàn)時間造成的誤差最多只有基準(zhǔn)時鐘BCLK信號的一個時鐘周期,由于BCLK的信號是由高穩(wěn)定度的100 MHz晶體振蕩器發(fā)出的,所以任何時刻的絕對測量誤差只有1/108 s,這也是系統(tǒng)產(chǎn)生主要的誤差。

設(shè)在某一次預(yù)置門控時間Tc中對被測信號計數(shù)值為Nx,對標(biāo)準(zhǔn)頻率信號的計數(shù)值為Nb,則根據(jù)閘門時間相等,可得出公式(1):

2 頻率計的VHDL設(shè)計

本設(shè)計采用ALTERA公司的FPGA芯片EPF10K10,該芯片管腳間的延遲為5 ns,即頻率為200 MHz,應(yīng)用標(biāo)準(zhǔn)化的硬件描述語言VHDL有非常豐富的數(shù)據(jù)類型,他的結(jié)構(gòu)模型是層次化的,利用這些豐富的數(shù)據(jù)類型和層次化的結(jié)構(gòu)模型,對復(fù)雜的數(shù)字系統(tǒng)進行邏輯設(shè)計并用計算機仿真,逐步完善后進行自動綜合生成符合要求的、在電路結(jié)構(gòu)上可實現(xiàn)的數(shù)字邏輯,再下載到可編程邏輯器件中,即可完成設(shè)計任務(wù)。下面給出該頻率計基于EPF10K10的VHDL描述源程序:


仿真波形如圖2所示。

3 結(jié) 語

本文利用ALTERA公司的FPGA芯片EPF10K10,使用VHDL編程語言設(shè)計等精度頻率計,給出核心程序,經(jīng)過ISPEXPER仿真后,驗證設(shè)計是成功的,達到預(yù)期結(jié)果。

和傳統(tǒng)的頻率計相比,F(xiàn)PGA的頻率計簡化了電路板的設(shè)計,提高了系統(tǒng)設(shè)計的實現(xiàn)性和可靠性,測頻范圍達到100 MHz,實現(xiàn)了數(shù)字系統(tǒng)硬件的軟件化,這是數(shù)字邏輯設(shè)計的新趨勢。

參考文獻

[1]李景華,杜玉遠.可編程邏輯器件與EDA技術(shù)[M].沈陽:東北大學(xué)出版社,2002.

[2]趙雅興.FPGA原理、設(shè)計與應(yīng)用[M].天津:天津大學(xué)出版社,1999.

[3]夏宇聞.復(fù)雜數(shù)字電路與系統(tǒng)的VERILOGHDL設(shè)計技術(shù)[M].北京:北京航空航天大學(xué)出版社,1998.

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

香港2025年7月21日 /美通社/ -- 亞洲數(shù)據(jù)中心峰會暨產(chǎn)業(yè)展覽會(Data Center Asia, DCA)上周于香港亞洲國際博覽館隆重揭幕,為亞太區(qū)數(shù)據(jù)中心產(chǎn)業(yè)注...

關(guān)鍵字: 數(shù)據(jù)中心 BSP DC 人工智能

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

上海 2025年6月27日 /美通社/ -- 6月26日,全球領(lǐng)先的物聯(lián)網(wǎng)和車聯(lián)網(wǎng)整體解決方案供應(yīng)商移遠通信宣布,重磅發(fā)布其首款車規(guī)級5G RedCap模組AG53xC系列...

關(guān)鍵字: 移遠通信 DC 5G 4G

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉