日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]0 引言 圖像處理技術(shù)的快速發(fā)展,使得圖像采集處理系統(tǒng)在提高農(nóng)業(yè)生產(chǎn)自動(dòng)化程度中的應(yīng)用越來(lái)越廣泛。目前的圖像采集系統(tǒng)有的基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī),有的基于CCD攝像機(jī)、解碼器、FPGA和DSP,而有的基于

0 引言

圖像處理技術(shù)的快速發(fā)展,使得圖像采集處理系統(tǒng)在提高農(nóng)業(yè)生產(chǎn)自動(dòng)化程度中的應(yīng)用越來(lái)越廣泛。目前的圖像采集系統(tǒng)有的基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī),有的基于CCD攝像機(jī)、解碼器、FPGA和DSP,而有的基于CMOS圖像傳感器芯片、FPGA和DSP,它們?cè)趯?shí)時(shí)性,靈活性,可維護(hù)性方面各有優(yōu)缺點(diǎn)。而在農(nóng)業(yè)生產(chǎn)中,以基于CCD攝像機(jī)、圖像采集卡和計(jì)算機(jī)的系統(tǒng)居多。本文結(jié)合實(shí)際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸需要.充分利用ARM的靈活性和FPGA的并行性特點(diǎn),設(shè)計(jì)了一種基于ARM+FPGA的圖像快速采集傳輸系統(tǒng)。所選的ARM (Ad-vanced RISC Machines)體系結(jié)構(gòu)是32位嵌入式RISC微處理器結(jié)構(gòu),該微處理器擁有豐富的指令集且編程靈活。而FPGA(Field ProgrammableGate Array)則在速度和并行運(yùn)算方面有很大優(yōu)勢(shì),適合圖像處理的實(shí)時(shí)性要求。本文選用Intel公司的Xcale PXA255和Xilinx公司的Spartan-3XC3S1000來(lái)實(shí)現(xiàn)本系統(tǒng)的設(shè)計(jì)。

1 系統(tǒng)結(jié)構(gòu)設(shè)計(jì)

圖像傳感器模塊負(fù)責(zé)圖像采集,F(xiàn)PGA用來(lái)控制CMOS圖像傳感器芯片,ARM負(fù)責(zé)圖像數(shù)據(jù)的交換、以太網(wǎng)芯片的控制及UDP/IP協(xié)議的實(shí)現(xiàn),以太網(wǎng)模塊主要實(shí)現(xiàn)以太網(wǎng)數(shù)據(jù)傳輸,SDRAM用于存儲(chǔ)圖像數(shù)據(jù),F(xiàn)LASH為程序存儲(chǔ)器。系統(tǒng)工作時(shí),先由FPGA將CMOS傳感器采集的數(shù)據(jù)存儲(chǔ)到雙口SRAM,再由ARM從FPGA的雙口SRAM中讀取數(shù)據(jù)并存儲(chǔ)到SDRAM,存滿一幀圖像數(shù)據(jù)后,ARM便通過(guò)以太網(wǎng)芯片將數(shù)據(jù)發(fā)送給上位機(jī)。

2 系統(tǒng)硬件設(shè)計(jì)

2.1 CMOS圖像傳感器模塊

本系統(tǒng)采用OV9650作為圖像采集傳感器。OV9650是Omni Vision公司的彩色CMOS圖像傳感器,可支持SXVGA,VGA,QVGA,QQVGA,CIF,QCIF,QQCIF模式和SCCB接口,并具有自動(dòng)曝光控制、自動(dòng)增益控制、自動(dòng)白平衡、自動(dòng)帶通濾波、自動(dòng)黑級(jí)校準(zhǔn)等功能。OV9650的最大幀速率在VGA格式時(shí)為30 fps,在SXVGA格式時(shí)為15 fps。本系統(tǒng)采用VGA格式。

2.2 FPGA模塊

FPGA主要用于圖像傳感器的控制、圖像數(shù)據(jù)的緩存及外圍芯片時(shí)序的產(chǎn)生??紤]到圖像處理算法的實(shí)現(xiàn)需要,本系統(tǒng)選用了Xilinx公司的XC3S1000,它屬于SPARTAN-3系列,容量為100萬(wàn)門(mén)。在本設(shè)計(jì)中,F(xiàn)PGA通常運(yùn)行于80 MHz。XC3S1000與OV9650的接口電路示意圖如圖2所示。FPGA的內(nèi)部結(jié)構(gòu)包括CMOS控制單元、SC-CB接口單元、雙口RAM單元、FIFO單元等。其中CMOS控制單元又包括幀同步模塊、場(chǎng)同步模塊、像素時(shí)鐘模塊等。

2.3 ARM處理器模塊

本系統(tǒng)的ARM處理器選用PXA255,用于實(shí)現(xiàn)圖像數(shù)據(jù)交換和以太網(wǎng)數(shù)據(jù)傳輸?shù)裙δ?。PXA255是Intel公司推出的基于第五代ARM RISC體系結(jié)構(gòu)ARMV5TE的微處理器。CPU的運(yùn)行頻率最高為400 MHz,有32 KB指令Cache,32 KB數(shù)據(jù)Cache,2 KB微數(shù)Cache,并帶有豐富的串行外設(shè)接口,并可支持各種存儲(chǔ)器芯片。本系統(tǒng)采用兩片SDRAM和兩片F(xiàn)LASH存儲(chǔ)器,其中SDRAM用于圖像數(shù)據(jù)暫存,本系統(tǒng)選用SAMSUNG公司的K4S561632C-TC75,容量為32 MB。而FLASH程序存儲(chǔ)器則選用Intel公司的E28F128J3A-150來(lái)作為NOR FLASH,容量為16 MB。

2.4 以太網(wǎng)傳輸模塊

本系統(tǒng)的以太網(wǎng)芯片選用LAN91C113。這是SMSC公司推出的快速以太網(wǎng)10/100 Mbps控制器,支持多種嵌入式處理器主機(jī)接口。LAN91C1B內(nèi)部有8 KB的FIFO,可用于接收和發(fā)送數(shù)據(jù)的存儲(chǔ)。此外,LAN91C113芯片還集成了CSMA/CD協(xié)議的MAC(媒體訪問(wèn)控制層)和PHY(物理層),IEEE802.3/802.3u-100BASE-TX/10Base-T規(guī)范。本系統(tǒng)中,LAN91C113的串行EEPROM接口與AT93C46相連。PXA255訪問(wèn)LAN91C113采用異步靜態(tài)存儲(chǔ)器方式,LAN91C113的地址使能信號(hào)AEN與PXA255的靜態(tài)芯片片選四相連。PXA255與LAN91C113接口示意圖如圖3所示。

3 系統(tǒng)主要模塊的工作原理及實(shí)現(xiàn)

3.1 FPGA圖像采集的實(shí)現(xiàn)

OV9650的數(shù)據(jù)輸出采用Bayer原始數(shù)據(jù)輸出格式,每個(gè)象素同時(shí)只輸出一種顏色。奇數(shù)掃描行輸出RGRG…,偶數(shù)掃描行輸出GBGB…。FPGA負(fù)責(zé)圖像傳感器數(shù)據(jù)的采集。

上電后,系統(tǒng)首先對(duì)CMOS圖像采集芯片進(jìn)行初始化,以確定其工作模式。這些參數(shù)受OV9650內(nèi)部相應(yīng)寄存器值的控制。FPGA通過(guò)控制SCCB總線來(lái)完成參數(shù)的配置。

系統(tǒng)配置完畢后,便可進(jìn)行圖像數(shù)據(jù)的采集。圖4和圖5是數(shù)據(jù)采集與輸出的時(shí)序圖。其中VSYNC是場(chǎng)同步信號(hào)。HREF是水平同步信號(hào)。PCLK是象素?cái)?shù)據(jù)輸出同步信號(hào)。HREF為高時(shí)即可開(kāi)始有效數(shù)據(jù)采集,而PCLK下降沿的到來(lái)則表明數(shù)據(jù)的產(chǎn)生,PCLK每出現(xiàn)一個(gè)下降沿,系統(tǒng)便傳輸一位數(shù)據(jù)。在HREF為高電平期間,系統(tǒng)共可傳輸640位數(shù)據(jù)。在一幀圖像中,即VSYNC為低電平期間,HREF會(huì)出現(xiàn)480次高電平。而下一個(gè)VSYNC信號(hào)上升沿的到來(lái)則表明分辨率640×480的圖像采集過(guò)程的結(jié)束。

3.2 FPGA與ARM的數(shù)據(jù)交換

FPGA內(nèi)部用一個(gè)8 KByte雙口SRAM作為圖像存儲(chǔ)區(qū)。為了實(shí)現(xiàn)圖像數(shù)據(jù)的實(shí)時(shí)采集與處理,應(yīng)使圖像數(shù)據(jù)的采集與外部圖像數(shù)據(jù)的讀取同時(shí)進(jìn)行。因此本系統(tǒng)采用雙緩存結(jié)構(gòu)。實(shí)現(xiàn)方法是把8 KB的SRAM劃分成兩個(gè)大小為4 KB的SRAM(設(shè)為SRAM1和SRAM2),每片SRAM一次存儲(chǔ)六行圖像數(shù)據(jù)。這樣,在同一時(shí)刻,一片可用于存儲(chǔ)圖像數(shù)據(jù),另一片可用于外部ARM對(duì)圖像數(shù)據(jù)的讀取。兩塊SRAM存儲(chǔ)區(qū)乒乓式切換。當(dāng)圖像數(shù)據(jù)寫(xiě)滿SRAM1時(shí),F(xiàn)PGA向ARM發(fā)送一個(gè)中斷信號(hào),之后,ARM響應(yīng)中斷并讀取SRAM1中的圖像數(shù)據(jù),同時(shí)將其寫(xiě)入到SDRAM中。之后,圖像傳感器的數(shù)據(jù)將寫(xiě)入SRAM2,當(dāng)圖像數(shù)據(jù)寫(xiě)滿SRAM2時(shí),F(xiàn)PGA也向ARM發(fā)送一個(gè)中斷信號(hào)。ARM響應(yīng)中斷并讀取SRAM2中的圖像數(shù)據(jù).同時(shí)將其寫(xiě)人到SDRAM中。之后,圖像傳感器的數(shù)據(jù)將再次寫(xiě)入SRAM1。

3.3 以太網(wǎng)數(shù)據(jù)傳輸?shù)膶?shí)現(xiàn)

為實(shí)現(xiàn)圖像數(shù)據(jù)的網(wǎng)絡(luò)傳輸,本系統(tǒng)基于PXA255開(kāi)發(fā)了UDP/IP協(xié)議實(shí)現(xiàn)程序,以將圖像數(shù)據(jù)存儲(chǔ)在SDRAM中。一個(gè)完整的數(shù)據(jù)幀格式包括以太網(wǎng)頭、IP頭、UDP頭和一行圖像數(shù)據(jù),其系統(tǒng)工作流程圖見(jiàn)圖6所示。上電后,系統(tǒng)將等待FPGA中斷,如果中斷產(chǎn)生,則由PXA255讀取FPGA中的數(shù)據(jù)并寫(xiě)到SDRAM中。然后判斷是否讀完一幀圖像數(shù)據(jù),若讀完,則發(fā)送UDP包,并將圖像數(shù)據(jù)通過(guò)以太網(wǎng)發(fā)送到上位機(jī),否則繼續(xù)等待FPGA中斷。

4 結(jié)束語(yǔ)

本文介紹了用ARM和FPGA實(shí)現(xiàn)的一個(gè)實(shí)時(shí)圖像采集傳輸系統(tǒng)的設(shè)計(jì)方案,本系統(tǒng)設(shè)計(jì)方案采用FPGA技術(shù)來(lái)為作物識(shí)別、雜草識(shí)別等圖像處理算法的實(shí)時(shí)實(shí)現(xiàn)提供了平臺(tái)。



參考文獻(xiàn):

[1].RISCdatasheethttp://www.dzsc.com/datasheet/RISC_1189725.html.
[2].K4S561632C-TC75datasheethttp://www.dzsc.com/datasheet/K4S561632C-TC75_1096750.html.
[3].E28F128J3A-150datasheethttp://www.dzsc.com/datasheet/E28F128J3A-150_277372.html.
[4].AT93C46datasheethttp://www.dzsc.com/datasheet/AT93C46_143850.html.


來(lái)源:小草0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車(chē)電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門(mén)陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在現(xiàn)代電子系統(tǒng)中,電源扮演著核心角色,如同人體的心臟,為整個(gè)系統(tǒng)穩(wěn)定運(yùn)行提供不可或缺的動(dòng)力支持。從日常生活中的智能設(shè)備,到復(fù)雜精密的工業(yè)控制系統(tǒng),再到關(guān)乎國(guó)計(jì)民生的航空航天、醫(yī)療等關(guān)鍵領(lǐng)域,電源的可靠性直接決定了系統(tǒng)的穩(wěn)...

關(guān)鍵字: 電源 設(shè)備 系統(tǒng)

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過(guò)構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_(kāi),深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺(jué)
關(guān)閉