日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化

摘 要: 介紹了AD9945高速CCD信號處理芯片,并對其工作流程進行了研究。分析了AD9945芯片內(nèi)部各個驅(qū)動信號的作用及其時序關(guān)系,提出了結(jié)合FPGA運用VHDL硬件語言對該芯片的驅(qū)動信號進行編程的思想,最后通過QUARTUS II軟件對程序進行時序仿真,并得到正確的仿真時序圖,從而驗證了這種編程思想的正確性。
關(guān)鍵詞: AD9945; FPGA; VHDL; 驅(qū)動

隨著計算機和通信技術(shù)的發(fā)展,機器視覺的應(yīng)用更加廣泛,而FPGA因具有高性能、高靈活性、低開發(fā)成本、低成本的結(jié)構(gòu)化ASIC移植等優(yōu)點,在機器視覺中發(fā)揮著越來越重要的作用。AD9945是一款12 bit的高速CCD信號處理芯片,最高頻率可達到40 MHz,非常適用于處理高速CCD信號。
1 AD9945芯片簡介[1]
AD9945是一款高速CCD模擬信號處理芯片,最高頻率可處理40 MHz的面陣CCD模擬信號。其信號鏈主要由相關(guān)雙采樣(CDS)、數(shù)控可變增益放大器(VGA)、黑色電平鉗位、12位A/D轉(zhuǎn)換器組成。
1.1 AD9945內(nèi)部寄存器
AD9945有4個內(nèi)部寄存器,分別為工作寄存器、控制寄存器、暗電平鉗制水平寄存器、VGA增益寄存器。4個寄存器可通過3線串行數(shù)字接口(SCK、SDATA、SL)進行編程。通過編程可改變增益、黑電平校正、輸入時鐘極性及掉電模式等。各個內(nèi)部寄存器詳細(xì)設(shè)置見其芯片手冊[1]。
對單個寄存器的賦值應(yīng)滿足其芯片時序圖,并且注意4個寄存器應(yīng)被連續(xù)寫入,第一個寄存器的地址(最低的地址)被寫入后,跟著寫入一個測試位(置0)和4個12 bit的數(shù)據(jù)(不足12 bit的補0),其中地址位將跟著每一個12 bit的數(shù)據(jù)而自動增加。每一位SDATA的數(shù)據(jù)在SCK的上升沿被寫入。在所有的寄存器的值寫入期間,SL保持低電平,并且系統(tǒng)在SL上升沿后對寄存器的值進行更新。
1.2 AD9945工作流程
對于來自CCD的輸入信號, AD9945通過一個由0.1 μF的外部耦合隔直電容以及內(nèi)置的高精度直流電平恢復(fù)電路,使CCD信號的直流分量保持在1.5 V左右,從而與3 V單電源輸入的 AD9945相匹配。接著AD9945對CCD信號進行相關(guān)雙采樣處理,即對CCD信號采樣兩次以提取視頻信息,這有效地防止了低頻噪音。相關(guān)雙采樣發(fā)生在SHP(復(fù)位電平)和SHD(像元信號電平)的上升沿,這兩個時鐘信號是完成采樣、發(fā)揮CCD性能的關(guān)鍵。然后AD9945可以通過10 bit的串行數(shù)字接口編程設(shè)置對CCD信號的增益進行調(diào)整,增益范圍從6 dB~40 dB。其增益調(diào)整的公式為:VGA增益(dB)=(VGA代碼值×0.035 dB)+5.3 dB。為了清除CCD信號鏈中殘留的偏置并跟蹤暗電平低頻的變化,AD9945還設(shè)置了一個光學(xué)暗電平鉗制反饋環(huán)。通過內(nèi)部寄存器設(shè)置暗電平的參考值,并與ADC輸出的實際暗電平的值進行比較。產(chǎn)生的誤差信號經(jīng)過數(shù)字濾波,通過一個D/A轉(zhuǎn)換器反饋到ADC的輸入。暗電平鉗制脈沖CLPOB應(yīng)處于有效的CCD光學(xué)暗電平期間。最后CCD信號通過一個12 bit的AD轉(zhuǎn)換器輸出,并且輸出時延遲10像素時鐘。
2 AD9945驅(qū)動設(shè)計
2.1 AD9945時序分析[1-2]
AD9945要正常工作必須由時序發(fā)生器提供各種脈沖信號,以保證其內(nèi)部寄存器能夠正確賦值,雙相關(guān)采樣信號SHP和SHD時序應(yīng)滿足CCD信號要求以及CLPOB脈沖應(yīng)處于有效的CCD光學(xué)暗電平期間。AD9945時序脈沖信號是一組周期性、關(guān)系較復(fù)雜的脈沖信號,它直接影響了對CCD信號的處理性能。本文設(shè)計的AD9945的時序包括三個部分:(1)3線串行數(shù)字接口(SCK、SDATA、SL),保證內(nèi)部寄存器被正確賦值;(2)相關(guān)雙采樣信號SHP、SHD,確保采樣的準(zhǔn)確性;(3)光學(xué)暗電平鉗制,減少鉗制噪聲。
預(yù)設(shè)當(dāng)CCD數(shù)據(jù)頻率為40 MHz時,各個驅(qū)動信號的相位關(guān)系如表1所示。通過觀察各驅(qū)動信號的相位表和時序圖[1]可以得到:如果設(shè)t=T/8(T是驅(qū)動信號的周期),則SHP、SHD、DATACLK的脈沖寬度分別為2 t、2 t、4 t,并且SHP、SHD之間相位差為2 t。由于DATACLK上升沿必須處于SHD的上升沿與下一個SHP的下降沿之間,因此設(shè)DATACLK上升沿到SHP下降沿的相位為t。所以如果基準(zhǔn)時鐘信號的周期為t,根據(jù)上述分析的結(jié)果可以得到各個驅(qū)動信號。
需要注意的是,表1中的各個驅(qū)動信號的相位關(guān)系是在CCD信號頻率為40 MHz時的,如果CCD信號頻率發(fā)生變化,各個驅(qū)動信號的頻率也應(yīng)該跟著變化。

2.2 AD9945驅(qū)動的程序設(shè)計[3]
主控芯片選用現(xiàn)場可編程門陣列。FPGA可以通過QuartusII軟件編程對其硬件結(jié)構(gòu)和工作方式進行重構(gòu),從而使得硬件設(shè)計如同軟件設(shè)計方便快捷。本設(shè)計主要使用VHDL語言來編寫驅(qū)動程序。
AD9945最高工作頻率可以達到40 MHz,但是為了配合前端CCD提供的圖像數(shù)據(jù)信號(CCD信號為10 MHz),把AD9945的工作頻率設(shè)定為10 MHz(即SHP、SHD、DATACLK頻率=10 MHz),這樣與前端CCD信號達到同步。通過觀察SHP、SHD、DATACLK之間的相位關(guān)系以及上文的時序分析,發(fā)現(xiàn)需要一個80 MHz的基準(zhǔn)時鐘(1/t=8/T),然后對基準(zhǔn)時鐘進行8分頻,得到10 MHz的信號。然而FPGA的基準(zhǔn)時鐘信號是由一塊50 MHz的有源晶振產(chǎn)生,要想得到需要的80 MHz的信號,就必須進行小數(shù)分頻處理。選擇利用FPGA內(nèi)部的鎖相環(huán)PLL完成8/5的小數(shù)分頻[3-4]。
2.2.1 AD9945內(nèi)部寄存器程序設(shè)計
在AD9945對CCD信號進行采集之前,需要對其內(nèi)部寄存器進行設(shè)置,使其工作在需要的狀態(tài)下。此步驟需要對3線串行數(shù)字接口(SCK、SDATA、SL)進行編程。
首先定義一個串行數(shù)據(jù)類型SPI=RAM_ARRAY,并賦初值,即是預(yù)計要向各個寄存器寫入的值,總共52位(3位地址位+1位測試位+每個寄存器12位×4個寄存器=52位)。通過SPI對串行數(shù)據(jù)接口SDATA進行賦值,實現(xiàn)對內(nèi)部寄存器的設(shè)置。
然后編寫程序產(chǎn)生串行數(shù)據(jù)輸入時鐘SCK,因為SCK是頻率為10 MHz,占空比為1:1的方波,所以對80 MHz的基準(zhǔn)時鐘進行8進制計數(shù)div8=(0,1,2,3,4,5,6,7),當(dāng)div8=0、1、2、3時,SCK為低電平。最后需要產(chǎn)生內(nèi)部寄存器載入脈沖SL。定義一個52位的計數(shù)器CNT52,對SCK的脈沖計數(shù)52次(用于串行數(shù)據(jù)的寫入)。計數(shù)期間SL置0,結(jié)束后置1,并且在此期間當(dāng)每一個SCK上升沿到來時通過SPI對SDATA進行串行寫入(共52次)。
2.2.2 AD9945采樣時鐘的程序設(shè)計

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠(yuǎn)程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉