日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

<strike id="5ux4o"><video id="5ux4o"></video></strike>
  • <span id="5ux4o"><dfn id="5ux4o"></dfn></span>
    當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
    [導(dǎo)讀]本文針對(duì)中山大學(xué)ASIC設(shè)計(jì)中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對(duì)SoC芯片進(jìn)行綜合的設(shè)計(jì)流程和方法,特別對(duì)綜合過程的時(shí)序約束進(jìn)行了詳細(xì)討論,提出了有效的綜合約束

    本文針對(duì)中山大學(xué)ASIC設(shè)計(jì)中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對(duì)SoC芯片進(jìn)行綜合的設(shè)計(jì)流程和方法,特別對(duì)綜合過程的時(shí)序約束進(jìn)行了詳細(xì)討論,提出了有效的綜合約束設(shè)置方案。

      1 時(shí)序約束原理

      同步電路是大多數(shù)集成電路系統(tǒng)的主流選擇。同步電路具有工作特性簡(jiǎn)單、步調(diào)明確、抗干擾能力強(qiáng)等特點(diǎn)。但是,因?yàn)樗械臅r(shí)序元件受控于一個(gè)特定的時(shí)鐘,所以數(shù)據(jù)的傳播必須滿足一定的約束以便能夠保持與時(shí)鐘信號(hào)步調(diào)一致。

      設(shè)置建立時(shí)間(setup time)約束可以滿足第一個(gè)條件:

      


     

      2 ZSU32系統(tǒng)芯片的結(jié)構(gòu)

      ZSU32芯片內(nèi)置32 bit MIPS體系處理器作為CPU,具備兩路獨(dú)立的指令和數(shù)據(jù)高速緩存,CPU內(nèi)部有獨(dú)立的DSP協(xié)處理器和浮點(diǎn)協(xié)處理器,同時(shí)集成了LCD控制器、MPEG硬件加速器、AC97控制器、SRAM控制器、NAND Flash控制器、SATA高速硬盤控制器、以太網(wǎng)MAC控制器等,并具有I2C、I2S、SPI、、UART、GPIO等多種接口模塊。

      3 ZSU32系統(tǒng)芯片的約束設(shè)置與邏輯綜合

      ZSU32系統(tǒng)芯片的綜合采取自底向上的策略,先局部后整體。首先將當(dāng)前工作層次設(shè)置為系統(tǒng)芯片的某個(gè)子模塊,然后對(duì)該子模塊添加各項(xiàng)具體約束,接著完成子模塊的綜合。依次對(duì)各子模塊重復(fù)上述綜合流程,當(dāng)各個(gè)模塊都順利通過了初次綜合后,通過set_dont_touch_network命令將模塊中的關(guān)鍵路徑和時(shí)鐘線網(wǎng)保護(hù)起來,然后做一次全局優(yōu)化,檢查是否滿足時(shí)序等各方面的設(shè)計(jì)要求,達(dá)到要求就可以輸出最終的網(wǎng)表和各項(xiàng)綜合報(bào)告。

      3.1 設(shè)定工藝庫和參考庫

      設(shè)置Design Compiler運(yùn)行所使用的庫:目標(biāo)庫(target_library)、鏈接庫(link_library)、可綜合庫(synthetic_library)、符號(hào)庫(symbol_library)。其中的目標(biāo)庫中包含了標(biāo)準(zhǔn)單元庫、RAM單元庫、I/O單元庫、PLL單元庫等,通常是由芯片代工廠家提供。系統(tǒng)芯片ZSU32采用的是中芯國際的0.18 ?滋m CMOS工藝庫,所以在設(shè)置時(shí)就把目標(biāo)庫指向該工藝庫。

      #設(shè)置目標(biāo)工藝庫

      set target_library SMIC.db

      3.2 讀入RTL設(shè)計(jì)與設(shè)置工作環(huán)境

      讀入RTL設(shè)計(jì)通常有自頂向下或者自底向上2種方式。因?yàn)閆SU32模塊眾多,所以采用自底向上的讀入方式。首先讀入各個(gè)子模塊,并分別編譯;然后更改層次,編譯上一層的模塊;最后會(huì)合成整個(gè)系統(tǒng)。

      讀入設(shè)計(jì)后,首先設(shè)置芯片的工作環(huán)境,根據(jù)采用的工藝庫提供的環(huán)境和線網(wǎng)負(fù)載模型,可以通過set_operating_condition和set_wire_load_model命令進(jìn)行設(shè)置。以下是ZSU32綜合環(huán)境的頂層環(huán)境設(shè)置:

      #設(shè)置工作環(huán)境

      set_operating_condition smic18_typ;

      #設(shè)置線網(wǎng)負(fù)載模型

      set_wire_load_model smic18_wl30;

      3.3 時(shí)序約束

      3.3.1 時(shí)鐘定義

      時(shí)鐘是整個(gè)時(shí)序約束的起點(diǎn)。系統(tǒng)芯片ZSU32將外部輸入時(shí)鐘和PLL模塊輸入時(shí)鐘作為源時(shí)鐘:ext_clk_i和pll_clk_i。通過對(duì)這2個(gè)源時(shí)鐘信號(hào)的分頻或者倍頻,產(chǎn)生了各個(gè)子模塊的時(shí)鐘信號(hào)。

      #定義源時(shí)鐘ext_clk,周期16 ns

      create_clock-name ext_clk-period

      16 [get_ports {ext_clk_i}];

      在SoC芯片內(nèi)部,子模塊的時(shí)鐘實(shí)際是經(jīng)過源時(shí)鐘分頻或者倍頻得到的,使用create_generated_clock命令來建立子模塊時(shí)鐘。

      #設(shè)置一個(gè)2倍頻時(shí)鐘clk_main,

      #其源時(shí)鐘是pll_clk_i

      create_generated_clock -name clk_main

      -multiply_by 2 -source pll_clk_i;[!--empirenews.page--]
    3.3.2 多時(shí)鐘域約束

      時(shí)序檢查默認(rèn)以一個(gè)時(shí)鐘周期為界,但對(duì)于ZSU32系統(tǒng)芯片,存在著一些多周期路徑,在這些路徑上,數(shù)據(jù)不需要在單時(shí)鐘周期內(nèi)到達(dá)終點(diǎn)。例如,clk30mhz和clk10mhz是同源的同步時(shí)鐘,前者頻率是后者的3倍,對(duì)從clk10mhz時(shí)鐘域向clk30mhz時(shí)鐘域傳輸數(shù)據(jù)的路徑,采用如下命令:

      #按照3個(gè)周期(clk30mhz)進(jìn)行

      #建立時(shí)間約束

      set_multicycle_path 3 -setup -start

      -from clk10mhz -to clk30mhz;

      對(duì)于異步時(shí)鐘域之間的路徑,不用進(jìn)行同步的時(shí)序檢驗(yàn),應(yīng)該將其定義為偽路徑(false path),這樣在邏輯綜合時(shí)就不必浪費(fèi)資源去優(yōu)化。

      #將異步時(shí)鐘e_clk和p_clk 之間的路徑設(shè)置為偽路徑

      set_false_path -from e_clk –to p_clk;

      set_false_path -from p_clk -to e_clk;

      3.3.3 時(shí)鐘偏移

      芯片中時(shí)鐘經(jīng)過不同的傳輸路徑,由于每條路經(jīng)延時(shí)不一,導(dǎo)致從時(shí)鐘源到達(dá)各個(gè)寄存器的始終輸入端的相位差。這種由于空間分布而產(chǎn)生的偏差叫做時(shí)鐘傾斜(clock skew)。此外,由于溫漂、電子漂移的隨機(jī)性,使時(shí)鐘信號(hào)的邊沿可能超前也可能滯后。這種具有時(shí)間不確定性的偏移稱為時(shí)鐘抖動(dòng)(clock jitter)。偏移導(dǎo)致時(shí)鐘信號(hào)到達(dá)各個(gè)觸發(fā)器的時(shí)鐘引腳的時(shí)間不一致,需要給予約束。

      #設(shè)置時(shí)鐘偏移為0.4 ns

      set_clock_uncertainty 0.4 [all_clocks];

      3.4 端口約束

      SoC芯片通過大量輸入和輸出端口與外界進(jìn)行信息的傳輸,端口約束主要用于約束頂層端口相連的片內(nèi)組合邏輯,包括確定輸入延時(shí)、輸出延時(shí)、輸出負(fù)載、輸出扇出負(fù)載、輸入信號(hào)躍遷時(shí)間等。

      3.4.1 端口延時(shí)

      輸入延時(shí)是指外部邏輯到電路輸入端口的路徑延時(shí)。輸出延時(shí)是指輸出端口到外部寄存器的路徑延時(shí)。

      設(shè)置范例如下:

      #設(shè)置端口pci_ad13的輸入延時(shí)為4.8 ns

      set_input_delay 4.8 -clock clk_main

      [get_ports {pci_ad13}];

      #設(shè)置端口pci_ad16的輸出延時(shí)為3.6 ns

      set_output_delay 3.6 -clock clk_main

      [get_ports{pci_ad16};

      3.4.2 端口的驅(qū)動(dòng)與負(fù)載

      端口的驅(qū)動(dòng)和負(fù)載特性通過設(shè)置輸入驅(qū)動(dòng)單元、輸入輸出負(fù)載值以及信號(hào)躍遷時(shí)間等來描述。范例如下:

      #設(shè)置端口a7的驅(qū)動(dòng)單元是BUFX2

      set_drive_cell -lib_cell BUFX2 -pin

      [get_ports {a7}];

      #設(shè)置端口d17的負(fù)載值為20 pf

      set_load -pin_load 20 [get_ports {d17}];

      #設(shè)置端口d0的輸入信號(hào)上升時(shí)間是0.5 ns

      set_input_transition -rise -min 0.5

      [get_ports {d0}];

      3.5 面積和功耗約束

      Design Compiler的綜合以時(shí)序優(yōu)先,即優(yōu)化完約束后才根據(jù)約束優(yōu)化面積和功耗。初次綜合時(shí)很難對(duì)面積進(jìn)行評(píng)估,所以在第一次綜合時(shí)設(shè)置優(yōu)化目標(biāo)為0,表示在滿足時(shí)序約束的情況下最大努力地減小面積。待綜合報(bào)告出來之后,根據(jù)初步的面積和功耗報(bào)告,修改數(shù)值,從而進(jìn)一步優(yōu)化。

      #面積設(shè)置

      set_max_area 0;

      #功耗的約束做類似的處理:

      set_max_total_power 0;

    本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
    換一批
    延伸閱讀

    在當(dāng)今的高性能計(jì)算領(lǐng)域,確保處理器、存儲(chǔ)和加速器之間快速可靠的通信對(duì)系統(tǒng)性能和可擴(kuò)展性至關(guān)重要。因此,就誕生了Compute Express Link?(CXL?)標(biāo)準(zhǔn):其目標(biāo)是實(shí)現(xiàn)一致的內(nèi)存訪問、低延遲的數(shù)據(jù)傳輸,以及...

    關(guān)鍵字: 芯片設(shè)計(jì) 處理器 加速器

    上海2025年8月26日 /美通社/ -- 2025年8月26日,江波龍上海總部喬遷儀式在臨港新片區(qū)滴水湖科創(chuàng)總部灣核心區(qū)順利舉行,臨港新片區(qū)管委會(huì)領(lǐng)導(dǎo)、江波龍股東代表及管理團(tuán)隊(duì)、銀行伙伴、項(xiàng)目施工、監(jiān)理等參建...

    關(guān)鍵字: AI 芯片設(shè)計(jì) BSP 主控芯片

    芯片設(shè)計(jì)正迎來“黃金時(shí)代”,多樣化的架構(gòu)和跨廠商協(xié)作是應(yīng)對(duì)未來AI需求的必要條件。只有通過聯(lián)合開發(fā)兼容的芯片組合,才能滿足AI應(yīng)用的廣泛潛力。

    關(guān)鍵字: Tenstorrent CPU RISC-V 芯片設(shè)計(jì) AI計(jì)算

    美國這 “說變就變” 的戲碼,真是讓人看笑話。此前,美國揮舞出口管制大棒,拿芯片設(shè)計(jì)軟件 EDA 對(duì)中國下黑手,妄圖用這 “芯片之母” 扼住中國半導(dǎo)體產(chǎn)業(yè)咽喉??扇缃?,卻灰溜溜地解除了限制。

    關(guān)鍵字: EDA 芯片設(shè)計(jì)

    隨著人工智能(AI)大模型的快速發(fā)展以及邊緣智能(Edge AI)的廣泛興起,越來越多的高性能并行處理器(如GPU)和更多的邊緣和端側(cè)AI系統(tǒng)級(jí)芯片(AI SoC)在市場(chǎng)上不斷攻城掠地;與此同時(shí),除了傳統(tǒng)的處理器和MCU...

    關(guān)鍵字: 硅IP 芯片設(shè)計(jì) 人工智能

    固定端口的作用包括:確保服務(wù)可達(dá)性、維持NAT和防火墻的映射、保證事務(wù)的正確匹配、遵循協(xié)議規(guī)范。

    關(guān)鍵字: 端口 交互

    在處理SIP的INVITE請(qǐng)求時(shí),如何區(qū)分它們來自9013端口還是62885端口。

    關(guān)鍵字: 端口 請(qǐng)求 響應(yīng)

    上海 2025年5月15日 /美通社/ --?近日,全球頂尖商業(yè)地產(chǎn)服務(wù)及投資管理公司高力國際(納斯達(dá)克/多倫多證交所代碼:CIGI)宣布,憑借行業(yè)優(yōu)勢(shì)資源及專業(yè)服務(wù),成功協(xié)助國內(nèi)芯片領(lǐng)域龍頭企業(yè)樂鑫科技(上交所:68...

    關(guān)鍵字: 芯片設(shè)計(jì) RS 人工智能 網(wǎng)絡(luò)

    在經(jīng)過23年和24年連續(xù)兩年去庫存和恢復(fù)調(diào)整之后,2025年對(duì)于國內(nèi)集成電路設(shè)計(jì)產(chǎn)業(yè)來講,是迎接挑戰(zhàn)去實(shí)現(xiàn)新舊動(dòng)能轉(zhuǎn)換的一年。DeepSeek等人工智能(AI)技術(shù)演進(jìn)推動(dòng)智能化普及帶來了諸多巨大的機(jī)會(huì),它們正逐漸在越來...

    關(guān)鍵字: DeepSeek 人工智能 芯片設(shè)計(jì)

    隨著現(xiàn)代芯片的復(fù)雜性不斷提高,驗(yàn)證成為芯片設(shè)計(jì)過程中最耗時(shí)和費(fèi)力的部分,許多芯片設(shè)計(jì)項(xiàng)目通常要耗費(fèi)大約60%-80%的項(xiàng)目資源用于驗(yàn)證,并且還成為了整個(gè)設(shè)計(jì)過程中的瓶頸,能否順利完成驗(yàn)證成為了決定芯片上市時(shí)間(TTM)和...

    關(guān)鍵字: 芯片設(shè)計(jì) 串行總線 IP
    關(guān)閉