日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]本文針對中山大學ASIC設計中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對SoC芯片進行綜合的設計流程和方法,特別對綜合過程的時序約束進行了詳細討論,提出了有效的綜合約束

本文針對中山大學ASIC設計中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對SoC芯片進行綜合的設計流程和方法,特別對綜合過程的時序約束進行了詳細討論,提出了有效的綜合約束設置方案。

  1 時序約束原理

  同步電路是大多數(shù)集成電路系統(tǒng)的主流選擇。同步電路具有工作特性簡單、步調明確、抗干擾能力強等特點。但是,因為所有的時序元件受控于一個特定的時鐘,所以數(shù)據(jù)的傳播必須滿足一定的約束以便能夠保持與時鐘信號步調一致。

  設置建立時間(setup time)約束可以滿足第一個條件:

  


 

  2 ZSU32系統(tǒng)芯片的結構

  ZSU32芯片內置32 bit MIPS體系處理器作為CPU,具備兩路獨立的指令和數(shù)據(jù)高速緩存,CPU內部有獨立的DSP協(xié)處理器和浮點協(xié)處理器,同時集成了LCD控制器、MPEG硬件加速器、AC97控制器、SRAM控制器、NAND Flash控制器、SATA高速硬盤控制器、以太網MAC控制器等,并具有I2C、I2S、SPI、、UART、GPIO等多種接口模塊。

  3 ZSU32系統(tǒng)芯片的約束設置與邏輯綜合

  ZSU32系統(tǒng)芯片的綜合采取自底向上的策略,先局部后整體。首先將當前工作層次設置為系統(tǒng)芯片的某個子模塊,然后對該子模塊添加各項具體約束,接著完成子模塊的綜合。依次對各子模塊重復上述綜合流程,當各個模塊都順利通過了初次綜合后,通過set_dont_touch_network命令將模塊中的關鍵路徑和時鐘線網保護起來,然后做一次全局優(yōu)化,檢查是否滿足時序等各方面的設計要求,達到要求就可以輸出最終的網表和各項綜合報告。

  3.1 設定工藝庫和參考庫

  設置Design Compiler運行所使用的庫:目標庫(target_library)、鏈接庫(link_library)、可綜合庫(synthetic_library)、符號庫(symbol_library)。其中的目標庫中包含了標準單元庫、RAM單元庫、I/O單元庫、PLL單元庫等,通常是由芯片代工廠家提供。系統(tǒng)芯片ZSU32采用的是中芯國際的0.18 ?滋m CMOS工藝庫,所以在設置時就把目標庫指向該工藝庫。

  #設置目標工藝庫

  set target_library SMIC.db

  3.2 讀入RTL設計與設置工作環(huán)境

  讀入RTL設計通常有自頂向下或者自底向上2種方式。因為ZSU32模塊眾多,所以采用自底向上的讀入方式。首先讀入各個子模塊,并分別編譯;然后更改層次,編譯上一層的模塊;最后會合成整個系統(tǒng)。

  讀入設計后,首先設置芯片的工作環(huán)境,根據(jù)采用的工藝庫提供的環(huán)境和線網負載模型,可以通過set_operating_condition和set_wire_load_model命令進行設置。以下是ZSU32綜合環(huán)境的頂層環(huán)境設置:

  #設置工作環(huán)境

  set_operating_condition smic18_typ;

  #設置線網負載模型

  set_wire_load_model smic18_wl30;

  3.3 時序約束

  3.3.1 時鐘定義

  時鐘是整個時序約束的起點。系統(tǒng)芯片ZSU32將外部輸入時鐘和PLL模塊輸入時鐘作為源時鐘:ext_clk_i和pll_clk_i。通過對這2個源時鐘信號的分頻或者倍頻,產生了各個子模塊的時鐘信號。

  #定義源時鐘ext_clk,周期16 ns

  create_clock-name ext_clk-period

  16 [get_ports {ext_clk_i}];

  在SoC芯片內部,子模塊的時鐘實際是經過源時鐘分頻或者倍頻得到的,使用create_generated_clock命令來建立子模塊時鐘。

  #設置一個2倍頻時鐘clk_main,

  #其源時鐘是pll_clk_i

  create_generated_clock -name clk_main

  -multiply_by 2 -source pll_clk_i;[!--empirenews.page--]
3.3.2 多時鐘域約束

  時序檢查默認以一個時鐘周期為界,但對于ZSU32系統(tǒng)芯片,存在著一些多周期路徑,在這些路徑上,數(shù)據(jù)不需要在單時鐘周期內到達終點。例如,clk30mhz和clk10mhz是同源的同步時鐘,前者頻率是后者的3倍,對從clk10mhz時鐘域向clk30mhz時鐘域傳輸數(shù)據(jù)的路徑,采用如下命令:

  #按照3個周期(clk30mhz)進行

  #建立時間約束

  set_multicycle_path 3 -setup -start

  -from clk10mhz -to clk30mhz;

  對于異步時鐘域之間的路徑,不用進行同步的時序檢驗,應該將其定義為偽路徑(false path),這樣在邏輯綜合時就不必浪費資源去優(yōu)化。

  #將異步時鐘e_clk和p_clk 之間的路徑設置為偽路徑

  set_false_path -from e_clk –to p_clk;

  set_false_path -from p_clk -to e_clk;

  3.3.3 時鐘偏移

  芯片中時鐘經過不同的傳輸路徑,由于每條路經延時不一,導致從時鐘源到達各個寄存器的始終輸入端的相位差。這種由于空間分布而產生的偏差叫做時鐘傾斜(clock skew)。此外,由于溫漂、電子漂移的隨機性,使時鐘信號的邊沿可能超前也可能滯后。這種具有時間不確定性的偏移稱為時鐘抖動(clock jitter)。偏移導致時鐘信號到達各個觸發(fā)器的時鐘引腳的時間不一致,需要給予約束。

  #設置時鐘偏移為0.4 ns

  set_clock_uncertainty 0.4 [all_clocks];

  3.4 端口約束

  SoC芯片通過大量輸入和輸出端口與外界進行信息的傳輸,端口約束主要用于約束頂層端口相連的片內組合邏輯,包括確定輸入延時、輸出延時、輸出負載、輸出扇出負載、輸入信號躍遷時間等。

  3.4.1 端口延時

  輸入延時是指外部邏輯到電路輸入端口的路徑延時。輸出延時是指輸出端口到外部寄存器的路徑延時。

  設置范例如下:

  #設置端口pci_ad13的輸入延時為4.8 ns

  set_input_delay 4.8 -clock clk_main

  [get_ports {pci_ad13}];

  #設置端口pci_ad16的輸出延時為3.6 ns

  set_output_delay 3.6 -clock clk_main

  [get_ports{pci_ad16};

  3.4.2 端口的驅動與負載

  端口的驅動和負載特性通過設置輸入驅動單元、輸入輸出負載值以及信號躍遷時間等來描述。范例如下:

  #設置端口a7的驅動單元是BUFX2

  set_drive_cell -lib_cell BUFX2 -pin

  [get_ports {a7}];

  #設置端口d17的負載值為20 pf

  set_load -pin_load 20 [get_ports {d17}];

  #設置端口d0的輸入信號上升時間是0.5 ns

  set_input_transition -rise -min 0.5

  [get_ports {d0}];

  3.5 面積和功耗約束

  Design Compiler的綜合以時序優(yōu)先,即優(yōu)化完約束后才根據(jù)約束優(yōu)化面積和功耗。初次綜合時很難對面積進行評估,所以在第一次綜合時設置優(yōu)化目標為0,表示在滿足時序約束的情況下最大努力地減小面積。待綜合報告出來之后,根據(jù)初步的面積和功耗報告,修改數(shù)值,從而進一步優(yōu)化。

  #面積設置

  set_max_area 0;

  #功耗的約束做類似的處理:

  set_max_total_power 0;

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在當今的高性能計算領域,確保處理器、存儲和加速器之間快速可靠的通信對系統(tǒng)性能和可擴展性至關重要。因此,就誕生了Compute Express Link?(CXL?)標準:其目標是實現(xiàn)一致的內存訪問、低延遲的數(shù)據(jù)傳輸,以及...

關鍵字: 芯片設計 處理器 加速器

上海2025年8月26日 /美通社/ -- 2025年8月26日,江波龍上海總部喬遷儀式在臨港新片區(qū)滴水湖科創(chuàng)總部灣核心區(qū)順利舉行,臨港新片區(qū)管委會領導、江波龍股東代表及管理團隊、銀行伙伴、項目施工、監(jiān)理等參建...

關鍵字: AI 芯片設計 BSP 主控芯片

芯片設計正迎來“黃金時代”,多樣化的架構和跨廠商協(xié)作是應對未來AI需求的必要條件。只有通過聯(lián)合開發(fā)兼容的芯片組合,才能滿足AI應用的廣泛潛力。

關鍵字: Tenstorrent CPU RISC-V 芯片設計 AI計算

美國這 “說變就變” 的戲碼,真是讓人看笑話。此前,美國揮舞出口管制大棒,拿芯片設計軟件 EDA 對中國下黑手,妄圖用這 “芯片之母” 扼住中國半導體產業(yè)咽喉??扇缃瘢瑓s灰溜溜地解除了限制。

關鍵字: EDA 芯片設計

隨著人工智能(AI)大模型的快速發(fā)展以及邊緣智能(Edge AI)的廣泛興起,越來越多的高性能并行處理器(如GPU)和更多的邊緣和端側AI系統(tǒng)級芯片(AI SoC)在市場上不斷攻城掠地;與此同時,除了傳統(tǒng)的處理器和MCU...

關鍵字: 硅IP 芯片設計 人工智能

固定端口的作用包括:確保服務可達性、維持NAT和防火墻的映射、保證事務的正確匹配、遵循協(xié)議規(guī)范。

關鍵字: 端口 交互

在處理SIP的INVITE請求時,如何區(qū)分它們來自9013端口還是62885端口。

關鍵字: 端口 請求 響應

上海 2025年5月15日 /美通社/ --?近日,全球頂尖商業(yè)地產服務及投資管理公司高力國際(納斯達克/多倫多證交所代碼:CIGI)宣布,憑借行業(yè)優(yōu)勢資源及專業(yè)服務,成功協(xié)助國內芯片領域龍頭企業(yè)樂鑫科技(上交所:68...

關鍵字: 芯片設計 RS 人工智能 網絡

在經過23年和24年連續(xù)兩年去庫存和恢復調整之后,2025年對于國內集成電路設計產業(yè)來講,是迎接挑戰(zhàn)去實現(xiàn)新舊動能轉換的一年。DeepSeek等人工智能(AI)技術演進推動智能化普及帶來了諸多巨大的機會,它們正逐漸在越來...

關鍵字: DeepSeek 人工智能 芯片設計

隨著現(xiàn)代芯片的復雜性不斷提高,驗證成為芯片設計過程中最耗時和費力的部分,許多芯片設計項目通常要耗費大約60%-80%的項目資源用于驗證,并且還成為了整個設計過程中的瓶頸,能否順利完成驗證成為了決定芯片上市時間(TTM)和...

關鍵字: 芯片設計 串行總線 IP
關閉