異步FIFO深度計(jì)算:原理、方法及代碼實(shí)現(xiàn)
井下聲波數(shù)據(jù)壓縮系統(tǒng)中FIFO深度的研究
異步FIFO在FPGA與DSP通信中的運(yùn)用
異步FIFO在DSP圖像采集系統(tǒng)中的應(yīng)用
異步FIFO在DSP圖像采集系統(tǒng)中的應(yīng)用
一種讀寫深度可配置的異步FIFO設(shè)計(jì)
基于USB設(shè)備控制器的端點(diǎn)緩沖區(qū)的優(yōu)化設(shè)計(jì)
基于FPGA的高速異步FIFO的設(shè)計(jì)與實(shí)現(xiàn)
基于FPGA的高速異步FIFO的設(shè)計(jì)與實(shí)現(xiàn)
一種異步FIFO的設(shè)計(jì)方法
智能道閘系統(tǒng)二次開發(fā)熟悉linux系統(tǒng)
預(yù)算:¥8000尋求成熟的 3.5kW 半橋電磁爐電路方案設(shè)計(jì)
預(yù)算:¥50000基于心電信號(hào)或肌電信號(hào)的精神疲勞度檢測模塊
預(yù)算:¥60000