日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]引言   現(xiàn)代集成電路芯片中,隨著設計規(guī)模的不斷擴大.一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設計異步時鐘之間的接口電路。異步FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解

引言

  現(xiàn)代集成電路芯片中,隨著設計規(guī)模的不斷擴大.一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設計異步時鐘之間的接口電路。異步FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解決方案。使用異步FIFO可以在兩個不同時鐘系統(tǒng)之間快速而方便地傳輸實時數(shù)據(jù).在網絡接口、圖像處理等方面,異步FIFO都得到廣泛的應用。異步FIFO是一種先進先出的電路,使用在數(shù)據(jù)接口部分,用來存儲、緩沖在兩個異步時鐘之間的數(shù)據(jù)傳輸。在異步電路中,由于時鐘之間周期和相位完全獨立,因而數(shù)據(jù)的丟失概率不為零。如何設計一個可靠性高、速度高的異步FIFO電路便成為一個難點。

  1 異步FIFO的工作原理及邏輯框圖

  本文根據(jù)實際工作的需要.給出了一種利用片內RAM構造FIFO器件的設計,重點強調了設計有效.可靠的握手信號FULL和EMPTY的方法。并在LATTICE公司的FPGA芯片LFXP2-5E上實現(xiàn)。LFXP2-5E屬于LATIICE公司XP2系列的一款,他采用優(yōu)化的FlexiFLASH結構。內部包含有基于查找表的邏輯、分布式和嵌入式存儲器,鎖相環(huán)(PLL)。工程預制的源同步I/0以及增強的SysDSP塊。有166Kbits的EBRSRAM。利用其內部的EBRSRAM可以實現(xiàn)一定容量的異步FIFO.而無需單獨購買FIF0器件。

  由圖1可以看出:異步FIFO一般由四個模塊構成:數(shù)據(jù)存儲單元,寫地址產生模塊,讀地址產生模塊,標志位產生模塊。整個系統(tǒng)分為兩個完全獨立的時鐘域—讀時鐘域和寫時鐘域:在寫時鐘域部分由寫地址產生邏輯產生寫控制信號和寫地址:讀時鐘域部分,由讀地址產生邏輯產生讀控制信號和讀地址;在標志位產生模塊部分,由讀寫地址相互比較產生空/滿標志。異步FIFO的操作過程為:在寫時鐘的上升沿.當寫使能有效時,將數(shù)據(jù)寫入到雙口RAM中寫地址對應的位置中:在讀時鐘的上升沿,當讀使能有效時。則按先進先出順序讀出數(shù)據(jù)。在FIFO寫滿或讀空的情況下。分別對滿標志FuLL或空標志EMPTY信號置位。來表示FIFO的兩種特殊狀態(tài)。

圖1異步FIFO邏輯框圖

  2 異步FIFO的VHDL實現(xiàn)讀時鐘

  2.1 FIFO設計的難點

  如何同步異步信號,使觸發(fā)器不產生亞穩(wěn)態(tài)是設計異步FIFO的難點。國內外解決此問題的較成熟辦法是對寫地址膜地址采用格雷碼,本文也直接采用格雷碼。異步FIFO設計的另一個難點是如何判斷FIFO的空/滿狀態(tài)。為了保證數(shù)據(jù)正確的寫入或讀出。必須保證異步FIFO在滿的狀態(tài)下.不能進行寫操作:在空的狀態(tài)下不能進行讀操作。通常情況下將存儲器組織成一個環(huán)形鏈表。

  滿/空標志產生的原則是:寫滿不溢出.讀空不多讀。即無論在什么情況.都不應出現(xiàn)讀寫地址同時對一個存儲器地址操作的情況。在讀寫地址相等或相差一個或多個地址的時候,滿標志應該有效。表示此時FIFO已滿,外部電路應停止對FIFO發(fā)數(shù)據(jù)。在滿信號有效時寫數(shù)據(jù)應根據(jù)設計的要求,或保持、或拋棄重發(fā)。同理,空標志的產生也是如此。為了更好的判斷滿/空標志。采用在FIFO原來深度的基礎上增加一位的方法,而由該位組成的格雷碼并不代表新的地址。也就是說3位格雷碼可表示8位的深度,若再加一位最高位MSB,則這一位加其他三位組成的格雷碼并不代表新的地址,也就是說格雷碼的0100表示7,而1100仍然表示7,只不過格雷碼在經過一個以0位MSB的循環(huán)后進入一個以1為MSB的循環(huán),然后又進入一個以0位MSB的循環(huán)。其他的三位碼仍然是格雷碼。舉例說明:一個深度為8字節(jié)的FIFO怎樣工作(使用已轉換為二進制的指針),N=3,指針寬度為N+I=4。開始rd_ptr_bin和wr_ptr_bin均為“0000”。此時FIFO中寫入8個字節(jié)的數(shù)據(jù)。wr_ptr_bin=“1000",rd_ptr_bin=“0000”。當然,這就是滿條件?,F(xiàn)在,假設執(zhí)行了8次的讀操作.使得rd_ptr_bin=“1000”,這就是空條件。另外的8次寫操作將使wr_ptr_bin等于“0000”,但rd_ptr_bin仍然等于“1000”,因此,F(xiàn)IFO為滿條件。

  由以上可知。滿標志的產生條件為:寫指針趕上讀指針.即寫滿后,又從零地址開始寫直到趕上讀指針,這時期讀寫指針的最高位不同,其他位相同,這就是滿條件??諛酥镜漠a生條件為:復位或者是讀指針趕上寫指針.即在寫指針循環(huán)到第二輪時讀指針趕上寫指針,這時讀寫指針的高低位均相同,這就是空條件。

  2.2異步F1F0的VHDL語言實現(xiàn)

  以下為本程序的核心部分

  程序1格雷碼計數(shù)器的實現(xiàn)

[!--empirenews.page--]

  3 仿真驗證

  基于以上的分析結合實際本文構造了一個8192x8的FIFO,用MODELSIM進行仿真。對該異步FIFO編寫測試向量進行仿真,如圖2所示。


圖2仿真波形圖

  圖2中,WClk為寫時鐘,Writeen_in為寫使能,F(xiàn)ull_out為滿信號,Data_in為數(shù)據(jù)入,RClk為讀時鐘,ReadEn_in為讀時能,Empty_out為空信號,Data_out為數(shù)據(jù)出,Clear_in為系統(tǒng)清零信號。上面部分為寫地址產生模塊部分的信號波形,從圖2中可以看出.在寫時鐘的上升沿.在寫時能為高有效期間擻據(jù)開始輸入到RAM里面,而在讀時鐘的上升沿,在讀時能有效時,在本仿真時間的195ns處.開始輸出數(shù)據(jù)。將程序下載到LATTICE公司的FPGA芯片中,經過測試驗證,系統(tǒng)的時鐘頻率可達33MHz。

  4 總結

  本文主要研究了用FPGA芯片實現(xiàn)異步FIFO的一種方法。詳細闡述了空,滿標志信號的產生方法。按照以上思想所設計的異步FIFO已經在實際電路中得到了應用。實踐證明他可以解決大多數(shù)異步FIFO電路常見的錯誤。同時增加了系統(tǒng)的可靠性和應用靈活性。

  本文作者創(chuàng)新點:通過對FPGA芯片內部EBRSRAM的深入研究.提出了一種利用格雷碼對地址進行編碼的異步FIFO設計方案。實踐證明.增加了系統(tǒng)可靠性和應用靈活性。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內窺鏡泛指經自然腔道或人工孔道進入體內,并對體內器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內...

關鍵字: 微創(chuàng) 3D內窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體

2025年6月12日,由安路科技主辦的2025 FPGA技術沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用

關鍵字: FPGA I/O 機器視覺

本文討論如何為特定應用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關鍵字: 溫度傳感器 CPU FPGA
關閉