引言 在頻譜資源日益寶貴的今天,OFDM調(diào)制,以其較高的頻譜利用率,廣泛應(yīng)用于多種無線通信系統(tǒng)之中,比如802.11a。 通信系統(tǒng)的另外一個(gè)重要指標(biāo)就是系統(tǒng)的可靠性。高可靠性的系
L頻段寬帶航空數(shù)據(jù)鏈系統(tǒng)(L-DACS1)是未來L波段航空數(shù)據(jù)通信系統(tǒng)的候選方案之一。這里基于L-DACS1系統(tǒng)協(xié)議內(nèi)容,為了降低信道的噪聲和畸變與多普勒頻移的影響,采用具有良好差錯(cuò)控制能力的多模式RS編碼進(jìn)行信道糾錯(cuò)。
摘要:將RS編碼與卷積編碼通過交織器連接,級(jí)聯(lián)應(yīng)用于OFDM系統(tǒng)之中。通過Matlab仿真顯示,級(jí)聯(lián)編碼對OFDM系統(tǒng)性能有顯著提高。在中低信噪比時(shí),級(jí)聯(lián)編碼比單獨(dú)RS編碼或者卷積編碼最大有4 dB編碼增益;在中高信噪比時(shí)
摘要:文中基于RS編解碼原理提出了一種可運(yùn)用于無線遙控智能探測車的RS編碼器,并使用Altera公司的FLEX系列芯片MAX EPF10K10LC84-4設(shè)計(jì)實(shí)現(xiàn)了基于FPGA的RS編碼器模塊,完成了智能探測車通信模塊中的信號(hào)編碼功能。該
RS碼是線性分組碼中一種典型的糾錯(cuò)碼,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤,在現(xiàn)代通信領(lǐng)域越來越受到重視。文中介紹基于FPGA使用Verilog—HDL語言的RS(15,9)編碼器的設(shè)計(jì)方法,并在QuartusII 5.O軟件環(huán)境下進(jìn)行了功能仿真,仿真結(jié)果與理論分析相一致,該設(shè)計(jì)方法對實(shí)現(xiàn)任意長度的RS編碼有重要參考價(jià)值。
RS碼是線性分組碼中一種典型的糾錯(cuò)碼,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤,在現(xiàn)代通信領(lǐng)域越來越受到重視。文中介紹基于FPGA使用Verilog—HDL語言的RS(15,9)編碼器的設(shè)計(jì)方法,并在QuartusII 5.O軟件環(huán)境下進(jìn)行了功能仿真,仿真結(jié)果與理論分析相一致,該設(shè)計(jì)方法對實(shí)現(xiàn)任意長度的RS編碼有重要參考價(jià)值。
設(shè)計(jì)了一種碼長可變、糾錯(cuò)能力可調(diào)的RS 編碼器。該RS 編碼器可對常用的RS 短碼進(jìn)行編碼, 可做成IP 核, 為用戶提供了很大的方便
研究數(shù)字音頻無線傳輸中的前向糾錯(cuò)(FEC)算法的設(shè)計(jì)及實(shí)現(xiàn),對前向糾錯(cuò)中的主要功能模塊,如RS編解碼、交織器與解交織器等給出基本算法及基于現(xiàn)場可編程門陣列(FPGA)和硬件描述語言的解決方案。