算力范式轉移:從玄鐵C950看高性能RISC-V與Agentic AI時代的CPU角色回正
香港RISC-V聯(lián)盟正式成立,建立國際交流門戶與場景應用樞紐
倪光南院士:RISC-V正從“備選”走向“主流”
打破全球RISC-V CPU性能紀錄!阿里達摩院發(fā)布玄鐵C950
RISC-V核定制:在FPGA上實例化Rocket Chip并添加自定義指令集
RISC-V自定義指令擴展:Chisel語言驅動的專用加速器設計革命
RISC-V簡單之美:靜態(tài)分支預測下的代碼風格調整
RISC-V開源生態(tài)在嵌入式硬件加速中的探索——基于FPGA的硬件乘法器實現(xiàn)
嵌入式軟件開發(fā)工具市場新動向:訂閱制趨勢下的中國開發(fā)者選擇
開源指令集賦能物聯(lián)網:RISC-V如何破解低功耗與定制化難題
基于Xilinx FPGA硬件開發(fā)RISCV系統(tǒng)開發(fā)
預算:¥50000