基于VerilogHDL的SDX總線與Wishbone總線接口轉(zhuǎn)化的設(shè)計(jì)與實(shí)現(xiàn)
基于32位微處理器AEMB的SoC系統(tǒng)驗(yàn)證平臺(tái)設(shè)計(jì)
基于32位微處理器AEMB的SoC系統(tǒng)驗(yàn)證平臺(tái)設(shè)計(jì)
基于片內(nèi)WISHBONE總線的高速緩存一致性實(shí)現(xiàn)
基于FPGA的SDX總線與Wishbone總線接口設(shè)計(jì)
基于Wishbone總線的UART IP核設(shè)計(jì)
基于WISHBONE總線的FLASH閃存接口設(shè)計(jì)
基于WISHBONE總線的FLASH閃存接口設(shè)計(jì)
基于WISHBONE總線的FLASH閃存接口設(shè)計(jì)
智能道閘系統(tǒng)二次開(kāi)發(fā)熟悉linux系統(tǒng)
預(yù)算:¥8000尋求成熟的 3.5kW 半橋電磁爐電路方案設(shè)計(jì)
預(yù)算:¥50000基于心電信號(hào)或肌電信號(hào)的精神疲勞度檢測(cè)模塊
預(yù)算:¥60000