介紹SPttE8202T的內(nèi)部結(jié)構(gòu),接口特點(diǎn)和屏幕視控系統(tǒng)(0SD)的應(yīng)用。給出SPHE8202T的典型應(yīng)用和軟件設(shè)計(jì)。SPHE8202T能夠支持MP3,WMA,DVD,MP4,JPEG等格式解碼,憑借其明顯的價(jià)格優(yōu)勢(shì),可在便攜式DVD和車(chē)載DVD中廣泛應(yīng)用。
隨著電動(dòng)車(chē)窗的普及和CAN總線(xiàn)廣泛應(yīng)用,車(chē)窗智能控制系統(tǒng)開(kāi)發(fā)面臨市場(chǎng)機(jī)遇。介紹基于CAN總線(xiàn)轎車(chē)車(chē)窗智能控制系統(tǒng)的設(shè)計(jì)方案。該系統(tǒng)通過(guò)檢測(cè)車(chē)窗電機(jī)電流實(shí)現(xiàn)防夾功能,同時(shí)增加在發(fā)生意外事故時(shí)車(chē)窗的強(qiáng)制打開(kāi)和關(guān)閉功能。該系統(tǒng)具有良好的可移植性和可擴(kuò)展性,對(duì)實(shí)現(xiàn)汽車(chē)電動(dòng)車(chē)窗的智能化控制和人性化設(shè)計(jì)有一定的實(shí)用價(jià)值。
O 引 言 電源是每一個(gè)電子設(shè)備所必須的重要組成部分。按照國(guó)際電工委員會(huì)標(biāo)準(zhǔn)IEC 61000—3—2的要求,電子設(shè)備輸入電流中諧波電流成分都有一定的限值,小功率電源可以使用簡(jiǎn)單的無(wú)源功率因數(shù)校正,即可獲得有效
介紹在FPGA器件上如何實(shí)現(xiàn)單通道數(shù)字下變頻(DDC)系統(tǒng)。利用編寫(xiě)VHDL程序和調(diào)用部分IP核相結(jié)合的方法研究了數(shù)字下變頻的FPGA實(shí)現(xiàn)方法,并且完成了其主要模塊的仿真和調(diào)試,并進(jìn)行初步系統(tǒng)級(jí)驗(yàn)證。
O 引 言 隨著微電子工藝進(jìn)入45 nm技術(shù)節(jié)點(diǎn),基于傳統(tǒng)浮柵MOSFET結(jié)構(gòu)的FLASH存儲(chǔ)器將遇到極為嚴(yán)重的挑戰(zhàn),相鄰存儲(chǔ)器件單元之間的交叉串?dāng)_(Cross—Talk)變得顯著而無(wú)法忽略。對(duì)此學(xué)術(shù)界和工業(yè)界主要從阻變型非易
介紹了基于USB串口多點(diǎn)溫度采集系統(tǒng)總體方案。給出了系統(tǒng)的硬件組成,利用AT89S52單片機(jī)作控制器。通過(guò)多個(gè)數(shù)字溫度傳感器DSl8820進(jìn)行溫度采集,采用USB接口芯片CH372將接收到的數(shù)據(jù)上傳到PC機(jī)進(jìn)行處理。軟件主要包括單片機(jī)控制程序、USB驅(qū)動(dòng)程序及上位機(jī)接收數(shù)據(jù)和處理數(shù)據(jù)程序,給出了程序流程圖。
介紹了一種用于高速ADC的低抖動(dòng)時(shí)鐘穩(wěn)定電路。這個(gè)電路由延遲鎖相環(huán)(DLL)來(lái)實(shí)現(xiàn)。這個(gè)DLL有兩個(gè)功能:一是通過(guò)把一個(gè)時(shí)鐘沿固定精確延遲半個(gè)周期,再與另一個(gè)沿組成一個(gè)新的時(shí)鐘來(lái)調(diào)節(jié)時(shí)鐘占空比到50%左右;二是調(diào)節(jié)時(shí)鐘抖動(dòng)。該電路采用0.35μm CMOS工藝,在Cadence Spectre環(huán)境下進(jìn)行仿真驗(yàn)證,對(duì)一個(gè)8 bit、250 Msps采樣率的ADC,常溫下得到的時(shí)鐘抖動(dòng)小于0.25 ps rms(典型的均方根)。
隨著ADC器件速率的提高以及FPGA、DSP器件運(yùn)算速度的提升,高速AD和信號(hào)處理系統(tǒng)之間需要進(jìn)行高速、穩(wěn)定的數(shù)據(jù)傳輸,原來(lái)廣泛應(yīng)用CPCI以及FDPD高速總線(xiàn)的帶寬已經(jīng)無(wú)法滿(mǎn)足寬帶接收機(jī)的數(shù)據(jù)傳輸速率要求,成為影響接收機(jī)性能的新瓶頸。針對(duì)這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實(shí)際硬件平臺(tái)上進(jìn)行了FPGA實(shí)現(xiàn),達(dá)到了18.4 Gbit/s的接口速率。
介紹了Laplacian邊緣檢測(cè)算法模型,邊緣檢測(cè)工作流程,分布式運(yùn)算原理,闡述了用FPGA實(shí)現(xiàn)的一個(gè)Lapla—cian圖像邊緣檢測(cè)器的設(shè)計(jì),包括系統(tǒng)總體設(shè)計(jì),主要模塊的設(shè)計(jì)思想和系統(tǒng)仿真結(jié)果。該檢測(cè)器采用了流水式數(shù)據(jù)輸入和高速分布式卷積運(yùn)算等技術(shù),具有良好的實(shí)時(shí)處理性能,若系統(tǒng)工作時(shí)鐘為100 MHz,則處理一幅1024×1024的圖像的時(shí)間僅需0.01 s左右。
介紹一種基于GPRS的分布式灌區(qū)監(jiān)控系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)以GPS系統(tǒng)星歷數(shù)據(jù)為信息采集終端的定位依據(jù),以GPRS增值服務(wù)為信息傳輸載體,從而使其與同類(lèi)灌區(qū)監(jiān)控系統(tǒng)相比,定位精度更高,通信的實(shí)時(shí)性和可靠性 更強(qiáng)。該系統(tǒng)的有效性、穩(wěn)定性和可靠性已在實(shí)際應(yīng)用中得到驗(yàn)證。
分析了網(wǎng)箱聲學(xué)監(jiān)測(cè)系統(tǒng)接收信號(hào)的特點(diǎn),研究了利用對(duì)數(shù)放大器AD8310進(jìn)行動(dòng)態(tài)信號(hào)壓縮的方法。給出了AD8310的工作原理.并將其應(yīng)用于網(wǎng)箱聲學(xué)監(jiān)測(cè)系統(tǒng)中,設(shè)計(jì)了相應(yīng)的電路,最后給出了對(duì)數(shù)壓縮后傳播損失補(bǔ)償?shù)挠?jì)算方法。
摘要:本文提出一種基于柔性多層集成L-C繞組的新型EMI濾波器集成結(jié)構(gòu)。 通過(guò)采用此種結(jié)構(gòu),可以將共模電感,差模電感與共模電容集成為1個(gè)單元。與平面PCB繞組的集成EMI濾波器比較, 具有銅損顯著減小的特點(diǎn)。本文還介
摘要:根據(jù)工程應(yīng)用中對(duì)小信號(hào)放大的需要,結(jié)合模擬電子技術(shù)和單片機(jī)技術(shù),設(shè)計(jì)實(shí)現(xiàn)了一種數(shù)控高增益測(cè)量放大器。根據(jù)預(yù)置的電壓放大倍數(shù)合理分配第一級(jí)、第二級(jí)的放大量,實(shí)現(xiàn)了步進(jìn)為1的1~1 000的放大倍數(shù)預(yù)置和顯
引言 由于大型電子設(shè)備在進(jìn)行電磁兼容(EMC)性考核時(shí),很難進(jìn)入屏蔽室進(jìn)行而只能在室外開(kāi)闊場(chǎng)地進(jìn)行,從而難以控制測(cè)試時(shí)的環(huán)境背景噪聲電平,使測(cè)試結(jié)果出現(xiàn)很大誤差。如何區(qū)分背景噪聲信號(hào),鑒別出受試設(shè)備發(fā)出
放大器的測(cè)試指標(biāo)可以分為兩類(lèi):線(xiàn)性指標(biāo)測(cè)試和非線(xiàn)性指標(biāo)測(cè)試。線(xiàn)性指標(biāo)的測(cè)試基于S 參數(shù)的測(cè)量,采用常規(guī)矢量網(wǎng)絡(luò)分析議來(lái)完成。對(duì)于非線(xiàn)性指標(biāo)的測(cè)試,傳統(tǒng)測(cè)試方案采用頻譜儀加信號(hào)源方法,但這種方案有很多