依據(jù)帶隙基準(zhǔn)原理,采用華潤(rùn)上華(CSMC)O.5μm互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)工藝,設(shè)計(jì)了一種用于總線低電壓差分信號(hào)(Bus Low Voltage Differential Signal,簡(jiǎn)稱BLVDS)的總線收發(fā)器帶隙基準(zhǔn)電路。該電路有較低的溫度系數(shù)和較高的電源抑制比。Hspice仿真結(jié)果表明,在電源電壓yD0==3.3 V,溫度強(qiáng)25℃時(shí),輸出基準(zhǔn)電壓V~r=1.25 V。在溫度范圍為-45℃~+85℃時(shí),輸出電壓的溫度系數(shù)為20 pm/℃,電源電壓的抑制比6(PSRR)=一58.3 dB。
TCF792是單相、三相通用數(shù)字相位控制觸發(fā)電路。該器件具有高精度、易用、可靠、價(jià)格低廉以及性能優(yōu)良等優(yōu)點(diǎn),而且可完全與TC系列和KJ系列所有的單相、三相移相觸發(fā)電路相兼容,且價(jià)格低廉。給出了基于TCF792的晶閘管整流電路設(shè)計(jì)。
H.264便攜式實(shí)時(shí)編解碼器對(duì)實(shí)時(shí)性、功耗等因素有較高的要求,采用硬件編解碼器能夠有效地解決這些問題。探討了基于IP核和基于ASIC的方案,重點(diǎn)介紹了幾款H.264不同層次上的全功能編解碼芯片。
為了尋求更有效的數(shù)據(jù)存取方法,提出一種基于JDBC的高級(jí)數(shù)據(jù)存取框架,該框架旨在用于分離持久邏輯與業(yè)務(wù)邏輯。提高軟件開發(fā)效率。結(jié)合工程實(shí)際分析該框架的設(shè)計(jì)思想,詳細(xì)論述了該框架的實(shí)現(xiàn)與應(yīng)用。并給出進(jìn)一步實(shí)現(xiàn)內(nèi)容和基于DAO模式實(shí)現(xiàn)同類抽象框架的要點(diǎn),結(jié)果表明基于JDBC的高級(jí)數(shù)據(jù)存取框架比傳統(tǒng)數(shù)據(jù)存取具有優(yōu)越的代碼復(fù)用,更易于實(shí)現(xiàn)。
構(gòu)建了一個(gè)基于FPGA的圖像存儲(chǔ)與回放系統(tǒng),該系統(tǒng)能夠記錄紅外熱像儀輸出的數(shù)字視頻信號(hào),回放時(shí)以原格式輸出,同時(shí)還輸出標(biāo)準(zhǔn)PAL格式的電視信號(hào)。介紹系統(tǒng)硬件設(shè)計(jì)及FPGA內(nèi)部各模塊的邏輯功能,并論述設(shè)計(jì)中的幾個(gè)關(guān)鍵點(diǎn)。
雖然如今的自動(dòng)歸零結(jié)構(gòu)概念上可以回溯到早期的斬波放大器,但相對(duì)于早期的產(chǎn)品已經(jīng)得到了極大的改進(jìn)。老式的斬波放大器有許多能導(dǎo)致很大系統(tǒng)級(jí)設(shè)計(jì)問題的缺點(diǎn)。而新型的自動(dòng)歸零結(jié)構(gòu)要好用得多,并提供好得多的性能。如上述的應(yīng)用實(shí)例中,自動(dòng)歸零結(jié)構(gòu)在這類高精密度的應(yīng)用中可以提供比傳統(tǒng)的運(yùn)算放大器好得多的性能。
設(shè)計(jì)了一款用于可控硅控制的三相移相觸發(fā)電路。針對(duì)點(diǎn)電網(wǎng)及現(xiàn)場(chǎng)出現(xiàn)的噪聲干擾問題,提出了一種去抖動(dòng)電路設(shè)計(jì)方案.闡述了移相電路的基本設(shè)計(jì)思路。通過仿真和實(shí)際測(cè)試,該觸發(fā)器的移相范圍達(dá)到0°~178°,移相精度為0.35°/mV。
在最近幾年中,D類放大器因其體積小、效率高,已經(jīng)進(jìn)入了消費(fèi)類音頻電子產(chǎn)品、汽車以及便攜式音頻產(chǎn)品市場(chǎng)。它的效率幫助減小了汽車放大器以及便攜式媒體擴(kuò)展插槽的尺寸,并以較小的波形因子提供了更大的功率,有助實(shí)現(xiàn)新式的消費(fèi)類音頻設(shè)備。
通過充分考慮設(shè)計(jì)中可能出現(xiàn)的各種影響信號(hào)質(zhì)量的因素,設(shè)計(jì)了過壓保護(hù)電路。通過選用合適的元件減少了電路板設(shè)計(jì)復(fù)雜程度,以及成本的最優(yōu)化。經(jīng)過實(shí)際測(cè)試,模塊很好地達(dá)到了本文所提及的技術(shù)指標(biāo),具有很高的實(shí)用性。
在電力系統(tǒng)三相信號(hào)處理應(yīng)用中,常需要同時(shí)對(duì)A、B、C三相電壓和電流信號(hào)進(jìn)行數(shù)據(jù)采集和處理。如三相功率、電能測(cè)量及諧波分析等。美國(guó)ADI公司的AD7656是16位6通道同時(shí)采樣的模/數(shù)轉(zhuǎn)換器,內(nèi)部含有6個(gè)16位A/D轉(zhuǎn)換器,具有轉(zhuǎn)換精度高、速度快、功耗低、輸入模擬信號(hào)幅度大、信噪比高等特點(diǎn)。Phmps公司出品的LPC2210,是一款工業(yè)級(jí)的ARM控制器,處理速度快,性能穩(wěn)定,與AD7656共同組成的6通道數(shù)據(jù)采集系統(tǒng)能在很大程度上提高系統(tǒng)的信號(hào)采集和處理能力。
依據(jù)直接數(shù)字頻率合成(DDFS)技術(shù)及各種調(diào)制信號(hào)相關(guān)的原理,設(shè)計(jì)了一個(gè)可輸出正弦波、調(diào)幅波、調(diào)頻波、PSK及ASK等信號(hào)的正弦信號(hào)發(fā)生器。該信號(hào)發(fā)生器的正弦波由AD9851型集成DDS器件產(chǎn)生;調(diào)頻波采用DDS調(diào)頻法實(shí)現(xiàn):調(diào)幅波通過由模擬乘法器AD835搭建的調(diào)幅電路產(chǎn)生;ASK和PSK信號(hào)在FPGA給出的基帶序列信號(hào)控制下通過移相電路與多路復(fù)用器的結(jié)合電路產(chǎn)生。利用固態(tài)繼電器陣列可實(shí)現(xiàn)各種信號(hào)的通道選擇;利用后級(jí)功率放大電路驅(qū)動(dòng)50Ω負(fù)載,可保證其輸出電壓幅度穩(wěn)定在6±1 V,且整個(gè)系統(tǒng)結(jié)構(gòu)簡(jiǎn)單,界面友好。
?。粒令惙糯笃鞯奶攸c(diǎn)是以電壓控制放大器和電流驅(qū)動(dòng)功率放大器構(gòu)成電橋,使電壓控制放大器工作在等效于無負(fù)載的狀態(tài)(即輸出電流為零),即使接以很重的負(fù)載,哪怕是電壓與電流波形不相同的復(fù)合動(dòng)態(tài)阻抗,這個(gè)電壓控制放大器仍然能工作在甲類狀態(tài)。
本文介紹了一種三十二通道掃描數(shù)據(jù)采集模塊的設(shè)計(jì)方案。該方案最高采樣率為200KSa/s,存儲(chǔ)深度IM×16bit ,垂直分辨率16bit,增益可編程為1、2、5、10、100五個(gè)等級(jí)的PCI數(shù)據(jù)采集模塊的設(shè)計(jì)與實(shí)現(xiàn)。
設(shè)計(jì)了基于直接數(shù)字頻率合成(DDS)的頻譜分析儀。它依據(jù)外差原理,實(shí)現(xiàn)頻率范圍為1~30 MHz的信號(hào)頻譜分析。通過采用DDS專用器件AD9851產(chǎn)生穩(wěn)定的掃頻信號(hào)。被測(cè)信號(hào)是經(jīng)AD835與本振信號(hào)混頻,再放大、濾波、檢波的信號(hào)。將被測(cè)信號(hào)與掃頻信號(hào)分別輸入示波器的X,Y端,即可獲得頻譜圖。此外,該儀器還具有識(shí)別調(diào)幅、調(diào)頻和等幅波信號(hào)及測(cè)定其中心頻率的功能。
從IP核設(shè)計(jì)的角度出發(fā),筆者設(shè)計(jì)了一種結(jié)構(gòu)簡(jiǎn)單、低功耗、高增益的Rail-to-Rail CMOS運(yùn)算放大器.輸入級(jí)采用互補(bǔ)差分對(duì)結(jié)構(gòu),輸出采用分壓電路進(jìn)行求和,再接以PMOS為負(fù)載的共源級(jí)進(jìn)行放大. 較以往的Rail-to-Rail運(yùn)算放大器大大簡(jiǎn)化了結(jié)構(gòu),對(duì)稱性好,版圖面積小,易于實(shí)現(xiàn). 模擬結(jié)果表明運(yùn)放的輸入輸出都達(dá)到全擺幅,且增益和相位裕度分別為107.8 dB和62.4°,功耗只為0.38mW,非常適于做成SoC的IP核.