為了提供正確的死區(qū)時(shí)間延遲,傳統(tǒng)上是在控制器中內(nèi)置固定的預(yù)設(shè)延遲,或通過(guò)外部元件進(jìn)行一定程度的調(diào)整。這種調(diào)整需要充分考慮特定FET器件的特性,防止因過(guò)驅(qū)而造成損壞。這一調(diào)整過(guò)程可能非常耗時(shí),而且難以準(zhǔn)確衡量。為了優(yōu)化導(dǎo)通和關(guān)斷擺率與延遲,必須高度重視測(cè)量技術(shù)。精確的測(cè)量能夠確保系統(tǒng)在實(shí)現(xiàn)最大功率輸出的同時(shí),將損耗降至最低,并有效避免損壞開(kāi)關(guān)元件。