日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動化
[導(dǎo)讀]1 引言波形發(fā)生器已經(jīng)廣泛的應(yīng)用在通信、控制、測量等各個(gè)領(lǐng)域,如鋸齒波、正弦波、方波等波形常用于電路的設(shè)計(jì)與調(diào)試。隨著電子技術(shù)的迅猛發(fā)展,數(shù)字化正逐漸地成為電子產(chǎn)業(yè)的發(fā)展趨勢,各公司都將自己的產(chǎn)品向數(shù)字

1 引言

波形發(fā)生器已經(jīng)廣泛的應(yīng)用在通信、控制、測量等各個(gè)領(lǐng)域,如鋸齒波、正弦波、方波等波形常用于電路的設(shè)計(jì)與調(diào)試。隨著電子技術(shù)的迅猛發(fā)展,數(shù)字化正逐漸地成為電子產(chǎn)業(yè)的發(fā)展趨勢,各公司都將自己的產(chǎn)品向數(shù)字化、集成化、小型化等方向進(jìn)行拓展。眾所周知,數(shù)字化的電子產(chǎn)品有其不可替代的優(yōu)勢,譬如體積小、集成程度高、抗干擾能力強(qiáng)等特點(diǎn)。但是,數(shù)字電路只能夠較好地處理脈沖波形,即只對l和0形成的方波處理得很好.對于連續(xù)漸變的信號不能夠很好地處理,而這恰恰正是模擬電路的優(yōu)勢所在。本文將數(shù)字電路與模擬電路相結(jié)合,即通過FPGA來產(chǎn)生所需各種模擬波形的控制信號,然后通過模擬電路來處理漸變信號,這樣町以得到各種清晰的波形。

2 示波器顯示原理

首先,對示波器的顯示原理進(jìn)行簡要地說明,以便更好地了解硬件電路的工作過程。在整個(gè)顯示期間,示波器需要始終處于“X-Y”檔,即爾波器的波形是 X軸和Y軸輸入信號的疊加合成顯示??芍话闱闆r下,x軸輸入的變量為信號頻率,Y軸輸入的變量為信號幅度。因此,當(dāng)在x軸上輸入5KHz的信號頻率值,在Y軸上輸入0V的直流電壓幅度時(shí),在示波器位于(5KHz,0V)的位置處就會顯示出一個(gè)亮點(diǎn);同理,若在Y軸上輸入5V的直流電壓幅度,而在x軸上輸入0Hz的信號頻率值時(shí),在示波器位于(0Hz,5V)的位置處也會顯示出一個(gè)亮點(diǎn);而如果在x軸和Y軸上的輸入分別為5KHz、5V時(shí),則亮點(diǎn)就會出現(xiàn)在示波器上的(5KHz,5V)處。這樣,如果通過程序不間斷地對兩個(gè)坐標(biāo)軸進(jìn)行賦值,就可以在示波器上顯示出一條清晰.連續(xù)的信號波形。

3 硬件設(shè)計(jì)

本文主要詳細(xì)地介紹了常用信號中階梯波和鋸齒波的模擬波形設(shè)計(jì),它們的模擬電路實(shí)現(xiàn)簡單,并且實(shí)際的輸出波形清晰。方案中的硬件電路主要是南DSP、 FPGA以及外圍芯片構(gòu)成,DSP用于控制模擬波形的輸出位置和幅度;外圍芯片用來進(jìn)行模擬波形的產(chǎn)生,如利用兩個(gè)DAC0832來產(chǎn)生兩路電壓信號,一個(gè)用于控制鋸齒波的高度,另一個(gè)用于控制階梯波的高度。而FPGA則進(jìn)行所需的各種控制信號的邏輯編程。

這里,F(xiàn)PGA采用的是ALTERA公司的10K10系列的可編程邏輯器件。ALteRA公司的FLEX 10K系列器件是業(yè)界第一塊嵌入式可編程邏輯器件,為柔性邏輯元素陣列架構(gòu),利用通用的門海架構(gòu)來實(shí)現(xiàn)一般性的邏輯功能,還采用專用的硅片來實(shí)現(xiàn)規(guī)模較大的專用功能。和標(biāo)準(zhǔn)的門陣列比較,由于嵌入式功能在硅片上實(shí)現(xiàn),所需的硅片面積更小、系統(tǒng)速度更高。FLEX 10K系列不僅能提供高密度、高速度和系統(tǒng)集成功能,并且在單個(gè)器件內(nèi)部包含多重32比特總線、*4比特的RAM空間,還支持串行與并行兩種配置方式及JTAG模式的在線仿真,這些特點(diǎn)都使得FLEX IOK系列器件成為目前應(yīng)用最為廣泛的可編程邏輯器件之一。與之對應(yīng),采用的開發(fā)工具是MaxplusⅡ可編程邏輯開發(fā)軟件,利用MaxplusⅡ作為 EDA的軟件工具,可實(shí)現(xiàn)強(qiáng)大的邏輯功能,還具有周期短、集成度高、價(jià)格合適等優(yōu)點(diǎn)。并且,由于電路的邏輯模塊都是在FPGA中實(shí)現(xiàn)的,因此,它們具有良好的可移植性和易維護(hù)性等特點(diǎn),并方便以后系統(tǒng)的改進(jìn)。同時(shí),這也進(jìn)一步地減少了電路板面積,使電路的集成度大大地提高。在本設(shè)計(jì)方案中,主要是使用 FPGA來進(jìn)行各種模擬波形的控制編程,產(chǎn)生各種邏輯用以作為其控制信號。其中,F(xiàn)PGA中邏輯控制的結(jié)構(gòu)框圖如圖1所示,可分為三個(gè)部分,而粗掃、精掃信號是作為鋸齒波的控制信號。


圖1 FPGA中控制信號模塊功能框圖

FPGA的工作過程為:首先,對輸入的32KHz時(shí)鐘信號以計(jì)數(shù)器進(jìn)行分頻,產(chǎn)生一個(gè)1600Hz的窄脈沖信號,它一方面作為外部模擬波形產(chǎn)生電路的掃描觸發(fā)信號,另一方面作為鋸齒波控制信號的工作起始信號,即該信號每到來一次,就啟動其它功能模塊,按照需要的時(shí)序產(chǎn)生所需的控制信號。由圖1可知,1600Hz頻率到來,會打開精掃計(jì)數(shù)器與粗掃計(jì)數(shù)器的輸入時(shí)鐘(2MHz),并啟動二者的初始裝載過程,然后以這個(gè)初始值對輸入脈沖進(jìn)行減法計(jì)數(shù),當(dāng)減法溢出時(shí),輸出端就會產(chǎn)生所需的掃描信號。同時(shí),還要利用該信號關(guān)閉各自的輸入時(shí)鐘信號,直到下一個(gè)1600Hz的到來。當(dāng)經(jīng)過邏輯運(yùn)算改變減法計(jì)數(shù)器的8位初始值時(shí),輸出信號的時(shí)刻相對于1600Hz信號來講,就會有相應(yīng)的變化。通過這種邏輯方式,就可以控制各種模擬波形的出現(xiàn)時(shí)間,從而能夠控制示波器上各種波形的顯示位置。其中,減法計(jì)數(shù)器初值的改變是通過一個(gè)8位鎖存器來實(shí)現(xiàn),即將DSP的地址線、讀/寫信號線及I/O空間的訪問控制線進(jìn)行邏輯運(yùn)算,作為8位鎖存器的選通信號,然后利用程序?qū)?位數(shù)據(jù)寫入減法計(jì)數(shù)器。

而階梯波控制信號則是完全由軟件程序來實(shí)現(xiàn),即根據(jù)其各種時(shí)序,在不同的時(shí)刻將不同的數(shù)據(jù)寫入FPGA中進(jìn)行鎖存,然后經(jīng)由D觸發(fā)器輸出用以控制信號的產(chǎn)生。為了滿足系統(tǒng)的需要,還設(shè)計(jì)了一個(gè)控制波形寬度變化的邏輯用以產(chǎn)生顯示所需的不同寬度的脈沖序列,其T.作方式是將兩個(gè)不同頻率的方波信號和一個(gè)D觸發(fā)器的輸出端D與,D分別作邏輯與操作,然后再進(jìn)行邏輯或運(yùn)算,再通過程序來改變D觸發(fā)器的輸出狀態(tài),從而得列具有兩種寬度的輸出脈沖。

4 實(shí)驗(yàn)結(jié)果

4.1階梯波波形

這里,簡要地介紹一下階梯波波形的具體產(chǎn)生過程。首先,需要設(shè)計(jì)一個(gè)可產(chǎn)生4種不同直流電壓的模擬電路,使其能夠在不同的控制信號組合狀態(tài)下,會輸出不同幅度的直流電壓。該模擬電路總共有4個(gè)控制信號輸入端,通過DSP的軟件程序控制組合的輸入。當(dāng)組合狀態(tài)為“0001”時(shí),電路會輸出幅度為4V的直流電壓,而當(dāng)組合狀態(tài)為“0010”時(shí),電路將輸出幅度為5v的直流電壓。同時(shí),還要給出其塒應(yīng)的輸出位置。這樣.當(dāng)程序循環(huán)改變輸入的組合狀態(tài)時(shí),在雙蹤顯示模式下,就可以得到如圖2所示的階梯波波形,將這一波形輸入到示波器的x軸上,就會在示波器的相應(yīng)位置上出現(xiàn)四個(gè)亮點(diǎn)。


圖2階梯波波形

在實(shí)際工程中,通過DSP程序在FPGA中進(jìn)行兩種不間脈沖寬度之間的轉(zhuǎn)換,將所需脈沖寬度的信號經(jīng)過外部的單穩(wěn)態(tài)觸發(fā)器設(shè)置適當(dāng)?shù)膶挾?,再?jīng)過微分、積分電路中,就會形成如圖3所示的波形,把這一波形輸入到示波器的Y軸上,并將其設(shè)置為“X-Y”檔,最后就會顯示出四條亮線。當(dāng)圖(a)中的較窄脈沖輸入到Y(jié)軸時(shí),通過程序使其在不同的幅值點(diǎn)的停留時(shí)間基本保持一致,這樣,它所對應(yīng)的顯示亮線會比較均勻;而當(dāng)圖 (b)中的較寬脈沖輸入到Y(jié)軸時(shí),通過程序使其在最高幅值點(diǎn)處停留的時(shí)間比在其它幅值點(diǎn)停留的時(shí)間長,這使得它所對應(yīng)的亮線頂部比亮線的其它部分較亮,最后就會在示波器上顯示出形狀類似火柴頭的亮線圖形。


圖3兩種寬度在脈沖信號

4.2鋸齒波波形

同樣地,按照相間的構(gòu)想就可以產(chǎn)生鋸齒波波形。由上可知,F(xiàn)PGA會輸出1600Hz的脈沖作為外部模擬電路的觸發(fā)信號,在它的作用下,模擬電路會產(chǎn)生一個(gè)長為100us的掃描信號,將其作為示波器上X軸的輸入信號,而將0V的直流電壓輸入Y軸。那么,根據(jù)示波器的顯示原理,由于Y軸的輸人為0V,則亮點(diǎn)只能出現(xiàn)在x軸上,而x軸的輸入信號又是一個(gè)頻率值固定的連續(xù)信號,這樣在示波器上就會顯示出一個(gè)在x軸上連續(xù)的扣描基線的波形。然后,通過DSP 的軟件程序控制模擬電路,產(chǎn)生連續(xù)變化的直流電壓值,再輸出到示波器的Y軸上時(shí),就可以在示波器上得到鋸齒波波形,如圖4所示。


圖4鋸齒波波形

5 結(jié)論

這里,利用FPGA構(gòu)成核心控制電路用以產(chǎn)生模擬波形的控制信號,再輔以外圍的電路生成鋸齒波和階梯波。通過實(shí)驗(yàn)觀察,產(chǎn)生的波形清晰,無雜波干擾.表明該模擬電路能夠很好地處理漸變信號,充分地體現(xiàn)了模擬電路的優(yōu)點(diǎn)。并且,在實(shí)際工程中,合理地運(yùn)用鋸齒波和階梯波來生成項(xiàng)目所需的各種模擬波形。只要將部分電路稍加改造,就可以應(yīng)用于其他應(yīng)用系統(tǒng)中。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

傳統(tǒng)的動態(tài)RDS(on)測量技術(shù)依賴于二極管鉗位電路,使示波器能夠以足夠的分辨率測量漏源電壓,而不會使示波器輸入過載。泰克為4、5和6系列MSO示波器推出的寬禁帶雙脈沖測試(WBG-DPT)測量軟件引入了一種新的軟件鉗位...

關(guān)鍵字: 示波器 測試測量

是德科技京東自營旗艦店在本月9日重磅開業(yè),開業(yè)期間(9日至11日每天10:00)推出"限時(shí)秒殺"活動,多款高端測試儀器以超值優(yōu)惠價(jià)格回饋廣大科研工作者和工程師。本次活動精選三款明星產(chǎn)品:EDU36311A三路輸出臺式電源...

關(guān)鍵字: 示波器 臺式電源 函數(shù)發(fā)生器

示波器的存儲深度是指示波器單次觸發(fā)所能采集和存儲的采樣點(diǎn)數(shù)量,決定了儀器能夠捕獲和分析信號的時(shí)間長度和細(xì)節(jié)。

關(guān)鍵字: 示波器

一直以來,單片機(jī)都是大家的關(guān)注焦點(diǎn)之一。因此針對大家的興趣點(diǎn)所在,小編將為大家?guī)韱纹瑱C(jī)的相關(guān)介紹,詳細(xì)內(nèi)容請看下文。

關(guān)鍵字: 單片機(jī) 數(shù)字信號 模擬信號

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在電子測量領(lǐng)域,示波器作為核心工具,其技術(shù)演進(jìn)始終與信號處理需求深度綁定。隨著物聯(lián)網(wǎng)、人工智能、5G通信等技術(shù)的爆發(fā)式增長,示波器正從傳統(tǒng)時(shí)域分析向智能化、多域融合方向轉(zhuǎn)型,而智能耦合技術(shù)作為連接信號采集與處理的關(guān)鍵環(huán)節(jié)...

關(guān)鍵字: 智能耦合 示波器
關(guān)閉