日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]摘要:針對(duì)微電網(wǎng)與大電網(wǎng)能量交互的問(wèn)題,設(shè)計(jì)了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)實(shí)現(xiàn)的微電網(wǎng)并網(wǎng)控制器。該并網(wǎng)控制器以ADS7864芯片為核心實(shí)現(xiàn)數(shù)據(jù)的的同步采樣;同時(shí),根據(jù)鎖相原理,研究了一種改進(jìn)的基于同步空間

摘要:針對(duì)微電網(wǎng)與大電網(wǎng)能量交互的問(wèn)題,設(shè)計(jì)了一種基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)實(shí)現(xiàn)的微電網(wǎng)并網(wǎng)控制器。該并網(wǎng)控制器以ADS7864芯片為核心實(shí)現(xiàn)數(shù)據(jù)的的同步采樣;同時(shí),根據(jù)鎖相原理,研究了一種改進(jìn)的基于同步空間坐標(biāo)變換的鎖相控制算法,給出了鎖相環(huán)模塊中濾波器和PI調(diào)節(jié)器參數(shù)的設(shè)汁方法。通過(guò)Matlab/Simulink仿真分析驗(yàn)證了鎖相環(huán)的有效性,最后研制出基于FPGA實(shí)現(xiàn)的并網(wǎng)控制器并應(yīng)用于微電網(wǎng)實(shí)驗(yàn)平臺(tái)。實(shí)驗(yàn)表明該控制器能實(shí)現(xiàn)快速準(zhǔn)確的數(shù)據(jù)采集和鎖相控制,從而實(shí)現(xiàn)微電網(wǎng)的平滑并網(wǎng)。
關(guān)鍵詞:微電網(wǎng);控制器;并網(wǎng);現(xiàn)場(chǎng)可編程門(mén)陣列

1 引言
    微電網(wǎng)是智能電網(wǎng)的一個(gè)重要發(fā)展方向,能很好解決單個(gè)分布式發(fā)電單元獨(dú)立接入給大電網(wǎng)造成的不穩(wěn)定,從而為大電網(wǎng)提供有力的支撐。
    微電網(wǎng)中的并網(wǎng)控制器主要由同步數(shù)據(jù)采樣模塊、數(shù)字鎖相模塊和并網(wǎng)算法模塊構(gòu)成?;谖墨I(xiàn),在此設(shè)計(jì)了一種改進(jìn)的基于同步坐標(biāo)變換的動(dòng)態(tài)鎖相環(huán),該鎖相環(huán)能消除電網(wǎng)電壓幅值波動(dòng)帶來(lái)的影響,從而有效克服零點(diǎn)檢測(cè)法、靜止坐標(biāo)系法和普通同步坐標(biāo)變換方法的不足。
    首先介紹了并網(wǎng)控制器的總體設(shè)計(jì),然后對(duì)并網(wǎng)控制器的數(shù)據(jù)采樣模塊、鎖相控制模塊和并網(wǎng)算法模塊進(jìn)行詳細(xì)分析。最后研制出基于FPCA實(shí)現(xiàn)的并網(wǎng)控制器,實(shí)驗(yàn)證明所設(shè)計(jì)的并網(wǎng)控制器能較好地實(shí)現(xiàn)微電網(wǎng)的并網(wǎng)控制。

2 系統(tǒng)總體設(shè)計(jì)
   
所設(shè)計(jì)的并網(wǎng)控制器由同步數(shù)據(jù)采樣模塊、數(shù)字鎖相模塊和并網(wǎng)算法模塊構(gòu)成。12位六通道低功耗高速同步采樣芯片ADS7864負(fù)責(zé)數(shù)據(jù)的同步采集,F(xiàn)PGA負(fù)責(zé)整個(gè)系統(tǒng)的驅(qū)動(dòng)控制,主要包括數(shù)據(jù)采樣模塊的驅(qū)動(dòng)、數(shù)字鎖相算法的實(shí)現(xiàn)及并網(wǎng)控制算法的實(shí)現(xiàn)。系統(tǒng)工作原理:同步采樣模塊實(shí)時(shí)采集電網(wǎng)側(cè)和微電網(wǎng)側(cè)母線電壓;FPGA根據(jù)采樣信號(hào)結(jié)合所提出的鎖相算法對(duì)電網(wǎng)側(cè)和微電網(wǎng)側(cè)的電壓進(jìn)行鎖相控制;并網(wǎng)算法模塊根據(jù)并網(wǎng)條件進(jìn)行判斷,當(dāng)滿足并網(wǎng)條件時(shí)發(fā)出并網(wǎng)命令完成微電網(wǎng)并網(wǎng)。

3 關(guān)鍵技術(shù)研究
3.1 同步采樣模塊設(shè)計(jì)
   
數(shù)據(jù)采集原理:采用ADS7864芯片實(shí)現(xiàn)電網(wǎng)側(cè)和微電網(wǎng)側(cè)電壓采集,芯片基準(zhǔn)電壓為2.5 V,輸入電壓范圍為0~5 V。A/D轉(zhuǎn)換結(jié)果y與輸入模擬信號(hào)量x之間的關(guān)系式為:y/4 096=(2.5-x)/5。
    采樣電路的設(shè)計(jì):分壓電路拓?fù)浣Y(jié)構(gòu)如圖1所示,圖中,利用串聯(lián)電阻分壓,然后通過(guò)求差電路將差分線電壓轉(zhuǎn)換成單端電壓值,并引入箝位二極管防止電壓過(guò)大損壞芯片。其中R=390 kΩ,R0=110 kΩ,R1=R2=30 kΩ,R3=R4=9.1 kΩ。


    ADS7864芯片的輸入電平范圍為0~5 V,而采樣信號(hào)為正弦交流信號(hào),采用減法器電路實(shí)現(xiàn)電平的抬升。抬升電平參考電壓uref由ADS7864芯片提供,電平抬升電路如圖2a所示,其中R5=R6=R7=R8=22 kΩ。
    采用二階有源低通濾波電路對(duì)采樣信號(hào)進(jìn)行濾波處理,濾波電路結(jié)構(gòu)如圖2b所示。其中R9=R10=R11=10 kΩ,R12=0,C1=C2=5.6 nF,該濾波器對(duì)信號(hào)的放大倍數(shù)A=1+R12/R11=1,截止頻率fc=1/。


    采樣電路輸入輸出關(guān)系為:
   
    式中:Data為A/D轉(zhuǎn)換數(shù)值。
3.2 鎖相模塊設(shè)計(jì)
3.2.1 改進(jìn)算法鎖相原理分析
   
基于同步旋轉(zhuǎn)坐標(biāo)的鎖相算法實(shí)現(xiàn)過(guò)程如下,ua,ub,uc為三相對(duì)稱電壓,Um為相電壓峰值,uα,uβ,ud,uq分別為兩相靜止、同步旋轉(zhuǎn)坐標(biāo)系下電壓,θ,θ*分別為電網(wǎng)電壓、鎖相環(huán)輸出的相角。
   
    綜上可知,通過(guò)ud/uq即可消除Um帶來(lái)的影響。改進(jìn)后的同步坐標(biāo)變換下三相電壓鎖相模型如圖3所示。


3.2.2 鎖相環(huán)濾波器的設(shè)計(jì)
   
濾波器的設(shè)計(jì)目標(biāo)是使系統(tǒng)在擾動(dòng)信號(hào)頻率附近快速地衰減,而不對(duì)其他頻率造成衰減,從而使系統(tǒng)具有較高的抗干擾性和良好的動(dòng)態(tài)性能。這里選用陷波器,陷波器可理解為低通濾波器和高通濾波器的級(jí)聯(lián),其典型傳遞函數(shù)如下:
   
    令ω0=628 rad·s-1,使系統(tǒng)具有良好的動(dòng)態(tài)性能,假設(shè)系統(tǒng)頻率特性曲線在兩倍工頻附近(ω=622~634 rad·s-1)的斜率k≤-40dB/   dec,使系統(tǒng)在擾動(dòng)信號(hào)附近快速衰減,即|G(jω)|≤0.01??傻胢≥0.96,取m=0.96,綜上可得濾波器傳遞函數(shù)為:
   
3.2.3 鎖相環(huán)PI參數(shù)的設(shè)計(jì)
   
系統(tǒng)的開(kāi)環(huán)傳遞函數(shù)為:
   
    假定系統(tǒng)的總調(diào)節(jié)時(shí)間大于10倍陷波器的調(diào)節(jié)時(shí)間,則陷波器的傳遞函數(shù)可近似為1,系統(tǒng)開(kāi)環(huán)傳遞函數(shù)進(jìn)一步簡(jiǎn)化為:
   
    對(duì)照典型二階系統(tǒng)可得:。令ξ=0.8,陷波器時(shí)間常數(shù)ts1≈10/(mω0),根據(jù)假定PI調(diào)節(jié)器時(shí)間常數(shù)為陷波器的10倍,即ts=5/(ξωn)=10ts1,kp=mω0/10≈60.3,τ=40ξ2/(mω0)≈0.04。
3.3 并網(wǎng)控制算法模塊
   
根據(jù)并網(wǎng)條件,基于FPGA實(shí)現(xiàn)的并網(wǎng)算法流程如圖4所示。并網(wǎng)過(guò)程如下:通過(guò)鎖相控制模塊檢測(cè)微電網(wǎng)側(cè)和電網(wǎng)側(cè)的相位,然后對(duì)微電網(wǎng)側(cè)和電網(wǎng)側(cè)的相序、相差、壓差及頻率差進(jìn)行判斷。當(dāng)滿足并網(wǎng)條件:相序相同,相差、壓差及頻率差在一定的范圍時(shí),控制器FPGA發(fā)出并網(wǎng)命令。



4 實(shí)驗(yàn)結(jié)果分析
   
設(shè)計(jì)的并網(wǎng)控制器主控模塊采用FPGA芯片,采樣驅(qū)動(dòng)程序、鎖相控制程序及并網(wǎng)控制程序均在QuartusⅡ9.0環(huán)境中采用Verilog HDL語(yǔ)言開(kāi)發(fā),最后研制出的并網(wǎng)控制器應(yīng)用于微電網(wǎng)實(shí)驗(yàn)平臺(tái),利用QuartusⅡ9.0自帶軟件工具及示波器測(cè)試分析并網(wǎng)控制器的工作效果。
    實(shí)際電壓有效值約為404 V、頻率50 Hz,經(jīng)采樣電路調(diào)理后的理論電壓由式(1),(2)求取。采樣電路輸出波形如圖5所示,由示波器可讀取采樣電壓的頻率為50 Hz,調(diào)理電壓變化范圍為1.42~3.62 V,通過(guò)與理論值1.43~3.58 V的對(duì)比分析表明,該采樣電路失真率低、采樣準(zhǔn)確度高。


    并網(wǎng)控制器內(nèi)部ADS7864電壓采樣效果通過(guò)QuartusⅡ9.0得到波形如圖6a所示,邏輯分析儀的采樣頻率為8 kHz,可得電網(wǎng)電壓頻率fs= 50 Hz;uab峰值的A/D采樣值Data=879,由式(2)可得其電壓有效值,與實(shí)際電壓值比較可知該采樣模塊的采樣精度很高。并網(wǎng)控制器的采樣電壓為線電壓,基于FPGA實(shí)現(xiàn)改進(jìn)鎖相算法的控制效果利用QuartusⅡ9.0得到鎖相波形如圖6b所示,圖中ωt為uab的相角弧度值,ωt =Data/163。由圖可見(jiàn),鎖相環(huán)輸出值范圍為-π~π,其過(guò)零點(diǎn)與uab過(guò)零點(diǎn)高度重合,鎖相精度很高。


    并網(wǎng)前,微電網(wǎng)側(cè)輸入大電網(wǎng)的電流為零,并網(wǎng)過(guò)程中的電流波形如圖7a所示。并網(wǎng)過(guò)程中的沖擊電流峰值約為0.36 A,穩(wěn)定工作后電流峰值約為0.296 A。沖擊電流約為穩(wěn)定工作時(shí)電流的1.2倍,沖擊很小從而實(shí)現(xiàn)了微電網(wǎng)的平滑并網(wǎng)。當(dāng)接收到脫網(wǎng)命令時(shí),控制器立即切斷并網(wǎng)開(kāi)關(guān),微電網(wǎng)轉(zhuǎn)為孤島模式運(yùn)行,其脫離大電網(wǎng)時(shí)的波形如圖7b所示,可見(jiàn),并網(wǎng)控制器能快速可靠處理斷網(wǎng)命令,不會(huì)出現(xiàn)脫網(wǎng)后自動(dòng)并網(wǎng)等誤動(dòng)作。



5 結(jié)論
   
針對(duì)微電網(wǎng)與大電網(wǎng)能量交互的問(wèn)題,設(shè)計(jì)了一種基于FPGA實(shí)現(xiàn)的并網(wǎng)控制器。詳細(xì)介紹了并網(wǎng)控制器采樣模塊和鎖相控制模塊的設(shè)計(jì)過(guò)程,并根據(jù)并網(wǎng)條件開(kāi)發(fā)出基于FPGA實(shí)現(xiàn)的并網(wǎng)控制器。最后將該并網(wǎng)控制器應(yīng)用于微電網(wǎng)實(shí)驗(yàn)平臺(tái),實(shí)驗(yàn)結(jié)果表明,所設(shè)計(jì)的并網(wǎng)控制器能實(shí)現(xiàn)數(shù)據(jù)的精確采樣及快速準(zhǔn)確的鎖相控制,并網(wǎng)沖擊小,從而能實(shí)現(xiàn)微電網(wǎng)的平滑并網(wǎng)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在電子電路設(shè)計(jì)中,確保電源的穩(wěn)定和安全至關(guān)重要。LTC4365 作為一款出色的過(guò)壓(OV)、欠壓(UV)以及反向極性故障保護(hù)控制器,在眾多領(lǐng)域得到了廣泛應(yīng)用。其能夠?yàn)殡娫摧斎腚妷嚎赡艹霈F(xiàn)過(guò)高、過(guò)低甚至負(fù)值的應(yīng)用場(chǎng)景提供可...

關(guān)鍵字: 控制器 柵極 輸出電壓

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門(mén)陣列 FPGA 數(shù)字電源

ZCC3790 作為一款同步 4 開(kāi)關(guān)升降壓電壓 / 電流調(diào)節(jié)器控制器,展現(xiàn)出了強(qiáng)大的性能。它能夠在輸入電壓高于、低于或等于輸出電壓的復(fù)雜情況下,精準(zhǔn)地調(diào)節(jié)輸出電壓、輸出電流或輸入電流。其恒定頻率、電流模式架構(gòu)賦予了它靈...

關(guān)鍵字: 升降壓 控制器 寬電壓

2025年8月12日 – 專注于引入新品的全球電子元器件和工業(yè)自動(dòng)化產(chǎn)品授權(quán)代理商貿(mào)澤電子(Mouser Electronics) 是Phoenix Contact解決方案的全球授權(quán)代理商。貿(mào)澤供應(yīng)超過(guò)93,000種可訂...

關(guān)鍵字: 樓宇自動(dòng)化 控制器 連接器

在之前的文章“為機(jī)器人技術(shù)的未來(lái)發(fā)展筑牢安全防線:網(wǎng)絡(luò)安全的作用”中,我們?nèi)娼榻B了機(jī)器人控制系統(tǒng)面臨的安全挑戰(zhàn)。文章強(qiáng)調(diào)了遵守機(jī)器人行業(yè)安全標(biāo)準(zhǔn)的重要性,并探索了加強(qiáng)機(jī)器人控制系統(tǒng)保護(hù)所需的基本安全能力。此外,我們還展...

關(guān)鍵字: 機(jī)器人 PLC 控制器

工業(yè)4.0的核心是工廠自動(dòng)化,工業(yè)機(jī)器人、自主移動(dòng)機(jī)器人(AMR)和協(xié)作機(jī)器人對(duì)于實(shí)現(xiàn)現(xiàn)代工業(yè)4.0至關(guān)重要。機(jī)器人正日益智能化,協(xié)作能力不斷增強(qiáng),能夠在有人或無(wú)人干預(yù)的情況下高效完成復(fù)雜任務(wù)。隨著自動(dòng)化程度和機(jī)器人使用...

關(guān)鍵字: 機(jī)器人 工業(yè)4.0 控制器

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

全新 I/O 解決方案賦予制造商更大的設(shè)計(jì)自由度,打造更智能、更具適應(yīng)性更的設(shè)備

關(guān)鍵字: 控制器 I/O 系統(tǒng)

【2025年7月24日, 德國(guó)慕尼黑訊】全球功率系統(tǒng)和物聯(lián)網(wǎng)領(lǐng)域的半導(dǎo)體領(lǐng)導(dǎo)者英飛凌科技股份公司(FSE代碼:IFX / OTCQX代碼:IFNNY)近日推出新型英飛凌ID Key系列,進(jìn)一步擴(kuò)展其通用串行總線(USB)...

關(guān)鍵字: 控制器 USB 非易失性存儲(chǔ)器
關(guān)閉