日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]摘 要:伴隨半導(dǎo)體工業(yè)的飛速發(fā)展,越來越多的高速度、高功能、高精密的封裝器件被應(yīng)用到現(xiàn)代汽車音響的系統(tǒng)設(shè)計中,特別是頻率達到200MHz以上的高速DDR在電子導(dǎo)航系統(tǒng)中的運用,更要求PCB設(shè)計者在實現(xiàn)設(shè)計目標、SI和

摘 要:伴隨半導(dǎo)體工業(yè)的飛速發(fā)展,越來越多的高速度、高功能、高精密的封裝器件被應(yīng)用到現(xiàn)代汽車音響的系統(tǒng)設(shè)計中,特別是頻率達到200MHz以上的高速DDR在電子導(dǎo)航系統(tǒng)中的運用,更要求PCB設(shè)計者在實現(xiàn)設(shè)計目標、SI和電磁干擾(EMI)設(shè)計規(guī)則上,做到嚴格的時序匹配以滿足波形的信號完整性。本文以DDR200為例,介紹高速DDR在車載音響電子導(dǎo)航系統(tǒng)中的PCB設(shè)計方法。

在20世紀60年代末期,具有單一收音功能的汽車音響開始被應(yīng)用到了汽車上。隨著現(xiàn)代化電子技術(shù)的提高, 汽車音響也伴隨著單碟CD機、多碟CD組合、功放、喇叭、低音炮等商品多樣化的發(fā)展, 在質(zhì)量、技術(shù)、功能、音響效果等的支持下邁向多媒體系統(tǒng)領(lǐng)域。特別是進入二十一世紀開始,隨著DVD時代的來臨,以及GPS衛(wèi)星導(dǎo)航軟硬件的研發(fā)成功, 將汽車電子設(shè)計引入到DVD、導(dǎo)航、倒車視像、電視等功能集約化的發(fā)展方向, 進而提升車輛行駛、安全、娛樂等功能。在汽車音響產(chǎn)品功能不斷提高的同時, 也給系統(tǒng)設(shè)計師們帶來了前所未有的挑戰(zhàn):隨著器件時鐘工作頻率的提高,能夠用最先進的器件, 高效快速的方法設(shè)計出高性能的產(chǎn)品。

在以往汽車音響的系統(tǒng)設(shè)計當中, 一塊PCB上的最高時鐘頻率在30~50MHz已經(jīng)算是很高了,而現(xiàn)在多數(shù)PCB的時鐘頻率超過100MHz,有的甚至達到了GHz數(shù)量級。為此,傳統(tǒng)的以網(wǎng)表驅(qū)動的串行式設(shè)計方法已經(jīng)不能滿足今天的設(shè)計要求, 現(xiàn)在必須采用更新的設(shè)計理念和設(shè)計方法,即將以網(wǎng)表驅(qū)動的串行的設(shè)計過程, 改變成將整個設(shè)計各環(huán)節(jié)并行考慮的一個并行過程。也就是說將以往只在PCB布局、布線階段才考慮的設(shè)計要求和約束條件, 改在原理圖設(shè)計階段就給予足夠的關(guān)注和評估,在設(shè)計初期就開始分析關(guān)鍵器件的選擇,構(gòu)想關(guān)鍵網(wǎng)線的拓撲結(jié)構(gòu), 端接匹配網(wǎng)絡(luò)的設(shè)定, 以及在布線開始前就充分考慮PCB的疊層結(jié)構(gòu),減免信號間的串擾方法,保證電源完整性和時序等因素。

本文主要介紹在汽車音響導(dǎo)航系統(tǒng)中使用的高速DDR200,在兼顧高速電路的基本理論和專業(yè)化設(shè)計經(jīng)驗的指導(dǎo)下, 保證信號完整性的PCB設(shè)計方法。

1 什么是DDR 及其基本工作原理

DDR SDRAM, 習慣稱為DDR.DDR SDRAM即雙倍速率同步動態(tài)隨機存儲器。

DDR內(nèi)存是在SDRAM 內(nèi)存基礎(chǔ)上發(fā)展而來的。SDRAM在一個時鐘周期內(nèi)只傳輸一次數(shù)據(jù), 它是在時鐘的上升期進行數(shù)據(jù)傳輸;而DDR內(nèi)存則是一個時鐘周期內(nèi)傳輸兩次數(shù)據(jù), 它能夠在時鐘的上升期和下降期各傳輸一次數(shù)據(jù),因此稱為雙倍速率同步動態(tài)隨機存儲器。DDR內(nèi)存可以在與SDRAM相同的總線頻率下達到雙倍的數(shù)據(jù)傳輸率。

如下圖1和圖2所示,DDR SDRAM相對SDRAM多了兩個信號: CLK# 與DQS。

CLK# 與正常CLK時鐘相位相反, 形成差分時鐘信號。而數(shù)據(jù)的傳輸在CLK與CLK# 的交叉點進行, 即在CLK的上升與下降沿(此時正好是CLK#的上升沿)都有數(shù)據(jù)被觸發(fā),從而實現(xiàn)雙倍速率傳輸。

DQS(DQ Strobe、數(shù)據(jù)選取脈沖)是DDRSDRAM中的重要功能, 主要用來在一個時鐘周期內(nèi)準確的區(qū)分出每個傳輸周期,并在接收端使用DQS來讀出相應(yīng)的數(shù)據(jù)DQ。

DQS在上升沿和下降沿都有效,與數(shù)據(jù)信號同時生成。DQS和DQ都是三態(tài)信號雙向傳輸。在讀操作時,DQS信號的邊沿在時序上與DQ 的信號邊沿處對齊, 而寫操作時,DQS信號的邊沿在時序上與DQ信號的中心處對齊。

下面以圖1-DDR SDRAM讀操作時序圖為例,說明DQS的控制原理:

①在沒有數(shù)據(jù)輸出的狀態(tài)時,DQS處于高阻抗水平。

② 接到READ指令后,DQS信號變?yōu)榈妥杩梗?并較數(shù)據(jù)輸出時間提前一個周期。

③ D Q S 信號在CLK與CLK# 的交叉點與數(shù)據(jù)信號同時生成,頻率與CLK相同。

④DQS信號持續(xù)到讀脈沖突發(fā)完了為止, 完了后再度恢復(fù)到高阻抗水平。

2 基本規(guī)格

DDR SDRAM的基本規(guī)格(表1)。

表1 DDR SDRAM的基本規(guī)格

表1 DDR SDRAM的基本規(guī)格

3 DDR200 的PCB 設(shè)計方法

下面以汽車音響導(dǎo)航系統(tǒng)中使用的DDR200為例,從PCB疊層結(jié)構(gòu)的選擇、布線拓撲結(jié)構(gòu)、串擾、電源完整性和時序等方面考慮的PCB設(shè)計方法。

3.1 PCB疊層結(jié)構(gòu)的選擇

線路板的疊層結(jié)構(gòu)直接決定了信號在各導(dǎo)體層的傳輸速度及延遲時間。根據(jù)電路構(gòu)成及結(jié)構(gòu)限制,結(jié)合高速信號及電源的返回路徑等EMI要求,在設(shè)計初期確定好疊層結(jié)構(gòu)以及重要信號的布線層是十分重要的。本例的疊層結(jié)構(gòu)及重要信號的布線層如圖3 所示。

根據(jù)板材不同, 導(dǎo)體銅厚, 各絕緣層厚及介電常數(shù)等也會有差異,導(dǎo)致高速信號傳輸線的特性阻抗Zo及傳輸延時Tpd的不同。

板材中絕緣介質(zhì)的介電常數(shù)εr=4.0,絕緣層厚PP1=60μm,PP2=200μm,PP3=800μm,導(dǎo)體銅厚35μm,且線寬W=100μm時,信號在表層(L1、L6)的傳輸延時Tpd≒140ps,特性阻抗Zo≒56Ω,在內(nèi)層L3布線的傳輸延時Tpd≒170ps,特性阻抗Zo≒84Ω。

3.2 DDR SDRAM信號的布線標準

為控制傳輸線的阻抗及延時等的影響, 要先確定以下的布線設(shè)計標準:

*高速信號線條寬度,以保證傳輸線特性阻抗值:差分信號Zo 100Ω,其他信號Zo≒50Ω。

*為減少傳輸線間的串擾,確定最小間距值。實際布線時要盡可能加大間距。

*可用過孔的孔直徑及過孔焊盤直徑:

①Build-up積層激光沖壓孔②內(nèi)層盲埋孔(L2到L5使用)③通孔(L1到L6用)④各種過孔焊盤間最小間距。

  3.3 DDR SDRAM器件的布局結(jié)構(gòu)圖

DDR的數(shù)據(jù)傳送通常是一個發(fā)射端對應(yīng)多個接收端的結(jié)構(gòu), 為實現(xiàn)數(shù)據(jù)的同步傳送,延遲時間的控制尤為重要。在構(gòu)建器件Layout的時候重點考慮傳輸線分歧節(jié)點的選定,各段傳輸長度相等等要求。如圖4,將DDR相關(guān)電路中的元器件都放在同一個面上, 并通過" 星型及Y 型拓撲結(jié)構(gòu)"實現(xiàn)CLK、Data數(shù)據(jù)組,及Address/Command等各數(shù)據(jù)組之間的等長布線控制。

DDR元器件Layout結(jié)構(gòu)圖

  3.4 高頻信號的布線優(yōu)先順序

依照設(shè)計要求的嚴格程度從最重要的信號線開始布起,順序為:

CLK→Data→Address/Command

  3.5 CLK差分信號的布線方法

針對DDR200中使用的CLK差分信號,布線拓撲圖如圖5 .布線注意點如下:

①差分阻抗要實現(xiàn)100Ω。

② 差分對CLK與CLK# 要等長布線,但總長度不要過長。

即CLK( A - B - C 1 - D 1 ) = CLK( A - B -C1-D2)= CLK( A - B - C 2 - D 3 ) = CLK( A - B -C2-D4)3.6 DATA組的布線方法。

圖5 CLK布線拓撲圖

圖5 CLK布線拓撲圖

如圖6, 標明了DATA組所選的布線拓撲圖。布線注意點如下:

① 所有D A T A 信號從N A V I - C P U出發(fā)到每個D R A M 的長度都要相等( 即A - B - C段)。

②等長布線的誤差可以按同一Bit列及各組Bit間的誤差來控制,如表2。

圖6 DATA數(shù)據(jù)組的布線拓撲圖

圖6 DATA數(shù)據(jù)組的布線拓撲圖

表2

表2

3.7 Address/Command的布線方法

如圖7,標明了Address/Command組所選的布線拓撲圖。布線注意點如下:

① 總布線長( A - B - C - D ) 等長, 且與CLK間的長度誤差控制在一定范圍內(nèi)。

②D段(D1,D2,D3,D4)的布線要等長。

圖7 Address/Command數(shù)據(jù)組的布線拓撲圖

圖7 Address/Command數(shù)據(jù)組的布線拓撲圖

  3.8 等長布線的設(shè)計方法

為實現(xiàn)DATA組、Address/Command組等網(wǎng)線的等長控制,可以采用曲線(或稱矩形線)的布線方法。但若曲線的長度過長或曲線間寬度DM過短,會因為電磁場間的耦合導(dǎo)致信號的傳輸延遲短于預(yù)想時間,過早被傳送到接收端,造成信號傳輸不等時的現(xiàn)象。

  3.9 電源與地的布線方法

DDR200所使用的電源有2.5V、3.3V、Vref、Vtt等。布線注意點如下:

①Vref作為輸入Buffer用的基準電壓,要避免混入其他信號的噪音。布線時要同時注意同層信號間的耦合及相鄰上下層間的耦合問題。還要避免跟Vtt(終端電壓)的互相干擾。尤其在本例的疊層結(jié)構(gòu)中,要注意與第3層CLK線的層間耦合影響。

②為降低Vtt的走線阻抗,盡可能增加布線寬度,推薦鋪電源面。

4 結(jié)語

本文在DDR200工作原理的基礎(chǔ)上介紹了實現(xiàn)設(shè)備高性能的PCB設(shè)計方法。如今數(shù)字電路已經(jīng)出現(xiàn)了更高速的DDR2 及DDR3,希望本文的設(shè)計思路及高速信號的布線方法能對大家的設(shè)計有所幫助。

0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在最后一公里配送場景中,無人配送車需在復(fù)雜城市環(huán)境中實現(xiàn)厘米級定位與動態(tài)避障,這對導(dǎo)航系統(tǒng)的感知精度與實時性提出了嚴苛要求。激光雷達與超聲波傳感器因其互補特性,成為主流多傳感器融合方案的核心組件。本文從技術(shù)原理、分區(qū)感知...

關(guān)鍵字: 無人配送車 導(dǎo)航系統(tǒng)

傳感器是能感受規(guī)定的被測量并按照一定的規(guī)律轉(zhuǎn)換成可用輸出信號的器件或裝置。傳感器有許多種,在先進測量技術(shù)這門課中提到了許多傳感器,在現(xiàn)代工業(yè)生產(chǎn)尤其是自動化生產(chǎn)過程中,要用各種傳感器來監(jiān)視和控制生產(chǎn)過程中的各個參數(shù),使設(shè)...

關(guān)鍵字: 傳感器 信號

高功率脈沖發(fā)射機作為一種能夠產(chǎn)生高能量、短脈沖信號的設(shè)備,在眾多領(lǐng)域發(fā)揮著關(guān)鍵作用。在雷達系統(tǒng)中,它為目標探測提供強大的發(fā)射功率,使得雷達能夠在遠距離精確識別和跟蹤目標;在通信領(lǐng)域,可用于實現(xiàn)高速率、大容量的數(shù)據(jù)傳輸;在...

關(guān)鍵字: 高功率 脈沖發(fā)射機 信號

在當今數(shù)字化、智能化的時代,電子設(shè)備無處不在,從智能手機、智能家居到工業(yè)控制系統(tǒng),它們在提升生活品質(zhì)與生產(chǎn)效率的同時,也面臨著高頻干擾與兼容性問題的挑戰(zhàn)。高頻干擾會導(dǎo)致設(shè)備信號傳輸不穩(wěn)定、數(shù)據(jù)丟失,甚至系統(tǒng)崩潰;兼容性問...

關(guān)鍵字: 高頻干擾 兼容性 信號

在當今電子技術(shù)飛速發(fā)展的時代,隨著電子產(chǎn)品不斷向小型化、高性能化邁進,印刷電路板(PCB)的設(shè)計變得愈發(fā)復(fù)雜和精密。過孔,作為 PCB 中連接不同層線路的關(guān)鍵元件,其對信號完整性的影響已成為電路設(shè)計中不可忽視的重要因素。...

關(guān)鍵字: 印刷電路板 電路設(shè)計 信號

在當今高速發(fā)展的電子系統(tǒng)領(lǐng)域,信號完整性已然成為確保系統(tǒng)性能與可靠性的關(guān)鍵要素。從驅(qū)動到連接器的信號傳輸路徑宛如一條信息高速公路,而接收端則如同這條公路的終點收費站,其設(shè)置的合理性直接關(guān)乎信號能否準確無誤地抵達目的地。若...

關(guān)鍵字: 信號 連接器 驅(qū)動

在電子系統(tǒng)設(shè)計與信號傳輸過程中,工程師們常常會遇到信號波形不理想的情況。其中,信號波形下降沿出現(xiàn)上沖現(xiàn)象是較為常見的問題之一。這種異常不僅會干擾信號的正常傳輸,影響系統(tǒng)的性能和穩(wěn)定性,甚至可能導(dǎo)致系統(tǒng)出現(xiàn)誤判等嚴重后果。...

關(guān)鍵字: 信號 干擾 電子系統(tǒng)

在印刷電路板(PCB)設(shè)計中,過孔作為連接不同層線路的重要元件,其對信號完整性的影響不容忽視。隨著電子技術(shù)的飛速發(fā)展,電路的工作頻率不斷提高,信號上升沿時間越來越短,這使得過孔對信號的影響愈發(fā)顯著。在許多情況下,我們必須...

關(guān)鍵字: 印刷電路板 過孔 信號

在電子電路設(shè)計中,24 位 RGB TTL 信號的布線是一個關(guān)鍵環(huán)節(jié),其布線質(zhì)量直接影響到系統(tǒng)的性能和穩(wěn)定性。特別是在涉及顯示設(shè)備等對信號完整性要求較高的應(yīng)用場景中,遵循正確的布線要求至關(guān)重要。下面將從多個方面詳細闡述...

關(guān)鍵字: 信號 布線 顯示設(shè)備

在現(xiàn)代高速電子系統(tǒng)中,信號完整性(Signal Integrity, SI)已成為確保系統(tǒng)可靠運行的關(guān)鍵因素。信號完整性是指信號在傳輸路徑上保持其原始特性的能力,當信號從驅(qū)動端出發(fā),經(jīng)過傳輸線到達連接器,最終被接收端接收...

關(guān)鍵字: 信號 傳輸路徑 質(zhì)量
關(guān)閉