日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

  在SSI時序邏輯電路設計中,遵循的設計準則是:在保證所設計的時序邏輯電路具有正確功能的前提下,觸發(fā)器的激勵函數(shù)應最小化,從而簡化電路結(jié)構(gòu)。用卡諾圖法或公式法化簡觸發(fā)器的激勵函數(shù),在多輸入變量時相當繁瑣甚至難以進行。因此,需要尋求多輸入時序邏輯電路簡捷設計方法。本文給出多輸入變量時序邏輯網(wǎng)絡的一種新型結(jié)構(gòu):將D觸發(fā)器和數(shù)據(jù)選擇器進行組合,構(gòu)成既有存儲功能又有數(shù)據(jù)選擇功能的多輸入時序網(wǎng)絡,并給出設計過程中不需要進行函數(shù)化簡的設計技術。

  1 基本原理

  1.1 基本多輸入時序網(wǎng)絡

  1.1.1 多輸入時序網(wǎng)絡的基本形式

  用1個D觸發(fā)器和1個2選1數(shù)據(jù)選擇器構(gòu)成多輸入時序網(wǎng)絡的基本電路,如圖1所示。

  圖1中,觸發(fā)器的現(xiàn)態(tài)輸出Qn作為數(shù)據(jù)選擇器的A選擇輸入變量,數(shù)據(jù)選擇器的Y輸出作為觸發(fā)器的D輸入信號,數(shù)據(jù)選擇器的輸入端D0,D1作為所構(gòu)成時序網(wǎng)絡的外部信號輸入端。

  1.1.2 多輸入時序網(wǎng)絡基本電路的狀態(tài)方程

  由D觸發(fā)器的特性方程Qn+1=D、數(shù)據(jù)選擇器的輸出邏輯表達式的關系,得多輸入時序網(wǎng)絡基本電路的狀態(tài)方程:

  寫成矩陣形式為:

  1.1.3 已知狀態(tài)轉(zhuǎn)換關系確定時序網(wǎng)絡輸入矩陣參數(shù)的方法

  由式(1)、式(2)有:

  (1)現(xiàn)態(tài)Qn=0時,Qn+1=D0,選擇輸入D0,由狀態(tài)轉(zhuǎn)換關系確定D0??蓪崿F(xiàn)所要求的狀態(tài)轉(zhuǎn)換:

  若Qn+1=O,即狀態(tài)轉(zhuǎn)換為0→O,則式(2)中的輸入矩陣應填D0=0;

  若Qn+1=1,即狀態(tài)轉(zhuǎn)換為O→1,則式(2)中的輸入矩陣應填D0=使狀態(tài)產(chǎn)生變化的輸入變量。

  (2)現(xiàn)態(tài)Qn=1時,Qn+1=D1,選擇輸入D1,由狀態(tài)轉(zhuǎn)換關系確定D1可實現(xiàn)所要求的狀態(tài)轉(zhuǎn)換:

  若Qn+1=1,即狀態(tài)轉(zhuǎn)換為1→1,則式(2)中的輸入矩陣中應填D1=1;

  若Qn+1=0,即狀態(tài)轉(zhuǎn)換為1→O,則式(2)中的輸入矩陣中應填D1=使狀態(tài)產(chǎn)生變化的輸入變量取反。

  1.2 2個狀態(tài)變量的多輸入時序網(wǎng)絡

  1.2.1 2個狀態(tài)變量多輸入時序網(wǎng)絡的形式

  用2個D觸發(fā)器和2個4選1數(shù)據(jù)選擇器可構(gòu)成有2個狀態(tài)變量的多輸入時序網(wǎng)絡,如圖2所示。

  圖2中,觸發(fā)器的2個現(xiàn)態(tài)輸出作為數(shù)據(jù)選擇器的A1A0選擇輸入變量,2個數(shù)據(jù)選擇器的Y輸出分別作為2個觸發(fā)器的D輸入信號,數(shù)據(jù)選擇器的輸入端D10~D13,D00~D03作為所構(gòu)成時序網(wǎng)絡的外部信號輸入端。

  1.2.2 兩個狀態(tài)變量多輸入時序網(wǎng)絡的狀態(tài)方程

  按基本多輸入時序網(wǎng)絡的分析方法,可得狀態(tài)方程的矩陣形式為:

  1.2.3 現(xiàn)態(tài)對輸入信號的選擇及輸入矩陣參數(shù)的確定

  現(xiàn)態(tài)的取值組合決定所選擇的數(shù)據(jù)輸入端,而數(shù)據(jù)輸入端的輸人情況又決定次態(tài):

  已知狀態(tài)轉(zhuǎn)換關系確定式(3)中輸入矩陣參數(shù)的方法如1.1.2所述。

  1.3 n個狀態(tài)變量的多輸入時序網(wǎng)絡

  按照D觸發(fā)器的現(xiàn)態(tài)組合作為數(shù)據(jù)選擇器的選擇輸入變量、數(shù)據(jù)選擇器的輸出作為D觸發(fā)器輸入信號的構(gòu)成方法,用n個D觸發(fā)器、n個2n選1數(shù)據(jù)選擇器組合,可構(gòu)成n個狀態(tài)變量的多輸入時序網(wǎng)絡。

  2 基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時序邏輯電路設計

  2.1 設計步驟

  采用數(shù)據(jù)選擇器和D觸發(fā)器構(gòu)成的多輸入時序網(wǎng)絡進行多輸入時序邏輯電路設計的步驟:

  (1)由設計要求做出最簡狀態(tài)圖;

  (2)根據(jù)狀態(tài)個數(shù)確定多輸入時序網(wǎng)絡中D觸發(fā)器、數(shù)據(jù)選擇器的個數(shù)及數(shù)據(jù)選擇器的選擇規(guī)模;

  (3)根據(jù)狀態(tài)轉(zhuǎn)換關系確定輸入矩陣的參數(shù),即確定數(shù)據(jù)選擇器輸入端所接的變量或常量;

  (4)畫出時序邏輯圖。

  2.2 應用舉例

  主干道、支干道十字路口交通燈控制電路中的控制器共有4個狀態(tài),在不同輸入信號的作用下進行狀態(tài)轉(zhuǎn)換:

  (1)=00狀態(tài),主干道綠燈亮、支干道紅燈亮,到了規(guī)定的30 s時間隔由控制電路中的計數(shù)器向控制器輸入1個T30=1的信號,控制器轉(zhuǎn)到下一工作狀態(tài);

  (2)=01狀態(tài),主干道黃燈亮、支干道紅燈亮,到了規(guī)定的5 s時間隔由控制電路中的計數(shù)器向控制器輸入1個T5=1的信號,控制器轉(zhuǎn)到下一工作狀態(tài);

  (3)=10狀態(tài),主干道紅燈亮、支干道綠燈亮,到了規(guī)定的20 s時間隔由控制電路中的計數(shù)器向控制器輸入1個T20=1的信號,控制器轉(zhuǎn)到下一工作狀態(tài);

  (4)=11狀態(tài),主干道紅燈亮、支干道黃燈亮,到了規(guī)定的5 s時間隔由控制電路中的計數(shù)器向控制器輸入1個T5=1的信號,控制器轉(zhuǎn)到第(1)種工作狀態(tài)。

  控制器的狀態(tài)圖如圖3所示。

  用有2個狀態(tài)變量的多輸入時序網(wǎng)絡實現(xiàn),由圖3所示狀態(tài)圖的狀態(tài)轉(zhuǎn)換關系,可確定輸入矩陣參數(shù)為:

  選用雙D觸發(fā)器74LS74和雙4選1數(shù)據(jù)選擇器74LSl53構(gòu)成多輸入時序網(wǎng)絡并由式(4)連接輸入端畫出邏輯圖如圖4所示,其中R,C構(gòu)成通電復位電路。

  3 結(jié)語

  基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時序邏輯電路設計方法,適合實現(xiàn)互斥多變量時序邏輯電路,且在設計過程中不需要進行函數(shù)化簡,而這一過程在多變量時是相當繁瑣甚至難以進行。

本站聲明: 本文章由作者或相關機構(gòu)授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在電子電路中,電解電容的紋波電流承受能力直接影響其使用壽命和電路穩(wěn)定性。準確測試紋波電流不僅能驗證電容性能是否達標,也是電路設計可靠性驗證的關鍵環(huán)節(jié)。以下從測試原理、設備準備、操作步驟到數(shù)據(jù)解讀,全面介紹電解電容紋波電流...

關鍵字: 電解電容 紋波電流 電路設計

在電子電路設計與實踐中,穩(wěn)壓芯片是維持穩(wěn)定輸出電壓的關鍵組件。然而,當我們將兩個輸出電壓不同的穩(wěn)壓芯片的輸出腳連接在一起時,會引發(fā)一系列復雜的物理現(xiàn)象和潛在風險。這一操作不僅違反了常規(guī)的電路設計原則,還可能對電路系統(tǒng)造成...

關鍵字: 穩(wěn)壓 芯片 電路設計

在當今電子技術飛速發(fā)展的時代,隨著電子產(chǎn)品不斷向小型化、高性能化邁進,印刷電路板(PCB)的設計變得愈發(fā)復雜和精密。過孔,作為 PCB 中連接不同層線路的關鍵元件,其對信號完整性的影響已成為電路設計中不可忽視的重要因素。...

關鍵字: 印刷電路板 電路設計 信號

患有嚴重運動障礙的人——比如那些患有ALS、閉鎖綜合征或神經(jīng)退行性疾病的人——由于自主運動和語言的限制,經(jīng)常難以溝通。雖然像眼球追蹤、肌肉觸發(fā)開關和語音設備這樣的輔助技術已經(jīng)存在,但它們往往速度緩慢、不靈活,而且缺乏上下...

關鍵字: P300拼寫器 腦機接口 觸發(fā)器

時序在數(shù)字系統(tǒng)中占有至關重要的地位,時序約束對數(shù)字系統(tǒng)的設計起著顯著的作用,定義時序約束是一個相當復雜的過程。

關鍵字: 數(shù)字系統(tǒng) 時序

IIC(Inter IC Bus)協(xié)議是一種廣泛應用于嵌入式系統(tǒng)中的同步半雙工通信協(xié)議。隨著電子設備的復雜性不斷增加,高多層電路板設計變得越來越普遍。在高多層電路板中實現(xiàn)可靠的IIC通信,需要綜合考慮布線策略、電源設計、...

關鍵字: 電路板 電路設計

在現(xiàn)代高速、高密度的電路設計領域,電路完整性是確保電子系統(tǒng)可靠運行的關鍵要素?;芈冯姼凶鳛殡娐分械囊粋€重要參數(shù),對電路完整性有著多方面的深遠影響。從信號傳輸?shù)臏蚀_性到電源系統(tǒng)的穩(wěn)定性,回路電感在其中扮演著不容忽視的角色。...

關鍵字: 電子系統(tǒng) 回路電感 電路設計

在現(xiàn)代汽車電子控制系統(tǒng)中,CAN(Controller Area Network,控制器局域網(wǎng))總線作為一種高效、可靠的通信協(xié)議,發(fā)揮著舉足輕重的作用。它不僅連接著發(fā)動機控制單元(ECU)、變速器控制單元、制動系統(tǒng)控制單...

關鍵字: 車規(guī)級CAN總線 電路設計

串聯(lián)一個二極管,是利用二極管的單向?qū)щ姷奶匦?,實現(xiàn)了最簡單可靠的低成本防反接功能電路。這種低成本方案一般在小電流的場合,類似小玩具等。

關鍵字: 電路設計 串聯(lián)

在現(xiàn)代電子系統(tǒng)設計中,特別是在基于現(xiàn)場可編程門陣列(FPGA)的設計中,時序約束是確保系統(tǒng)穩(wěn)定性和性能的關鍵因素。時鐘周期、觸發(fā)器的建立時間和保持時間,以及組合邏輯電路的延遲,共同構(gòu)成了FPGA時序設計的基礎。本文將深入...

關鍵字: FPGA 時序設計 觸發(fā)器
關閉