日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 醫(yī)療電子 > 醫(yī)療電子
[導(dǎo)讀] 0引言聲音信號無處不在,同時(shí)也包含著大量的信息。在日常的生產(chǎn)生活中,我們分析聲音信號,便可以簡化過程,得到我們想要的結(jié)果。隨著 DSP芯片的性價(jià)比不斷攀升,使 DSP得以從軍用領(lǐng)域拓展到民用領(lǐng)域,由于 TI公司

 0引言

聲音信號無處不在,同時(shí)也包含著大量的信息。在日常的生產(chǎn)生活中,我們分析聲音信號,便可以簡化過程,得到我們想要的結(jié)果。隨著 DSP芯片的性價(jià)比不斷攀升,使 DSP得以從軍用領(lǐng)域拓展到民用領(lǐng)域,由于 TI公司 DSP5000系列強(qiáng)大的音頻壓縮能力,語音應(yīng)用得到了較大的發(fā)展。因此,基于 DSP的聲音采集系統(tǒng)的設(shè)計(jì)與開發(fā)具有重要的現(xiàn)實(shí)意義。

1系統(tǒng)總體介紹

該系統(tǒng)主要應(yīng)用于工業(yè)生產(chǎn)中,通過采集的聲音信號與數(shù)據(jù)庫中的數(shù)據(jù)相比較,來檢測生產(chǎn)設(shè)備的運(yùn)行狀態(tài)等。本系統(tǒng)主要分為以下幾個(gè)部分:電平轉(zhuǎn)換電路、 AD轉(zhuǎn)換電路、靜態(tài)存儲與動(dòng)態(tài)存儲、USB接口以及 JTAG部分。

該系統(tǒng)通過采集聲音信號來檢測器械的裂紋、密合度等。將 DSP高速處理數(shù)字信號的能力與 USB高速傳輸數(shù)據(jù)的能力結(jié)合起來,使其服務(wù)于工業(yè)生產(chǎn),是該系統(tǒng)的主要設(shè)計(jì)目的。系統(tǒng)選用了 TI公司的 TMS320VC5402作為該塊 PCB的 CPU,并將 Philips公司的 PDIUSBD12作為接口芯片,使用 USB1.1協(xié)議進(jìn)行 DSP與電腦的通信。 2硬件設(shè)計(jì)思想人類可以聽到的聲音信號是范圍在 20-20kHz的模擬信號,所以首先需要傳感器接收該聲音信號,接著需要進(jìn)行轉(zhuǎn)換,使聲音信號由模擬信號變?yōu)閿?shù)字信號。之后通過分析噪聲產(chǎn)生的原因和規(guī)律,利用被測信號的特點(diǎn)和相干性,檢測被覆蓋的聲音信號。在檢測方法上有頻域信號的相干檢測、時(shí)域信號的積累平均、離散信號的計(jì)數(shù)技術(shù)、并行檢測等方法。

由于 5402片內(nèi)的 ROM和 DRAM資源有限,所以該系統(tǒng)需要外部存儲設(shè)備,本設(shè)計(jì)選擇一片 SRAM作為靜態(tài)存儲器,一片 FLASH作為動(dòng)態(tài)存儲設(shè)備。5402的 CPU電壓為 3.3伏,外設(shè)電壓為 1.8伏,所以該系統(tǒng)還需要一個(gè)供電的電源模塊,可以將一般的輸入電壓 5伏轉(zhuǎn)化為 3.3與 1.8伏的電壓為 DSP供電,該 5V電壓還可為除 DSP以外的其他設(shè)備供電。

DSP與計(jì)算機(jī)的通信,通常采用 USB、RS232、PCI或 ISA卡等方式。RS232的主要缺點(diǎn)是:速度慢,不支持熱插拔; PCI與 ISA卡的主要缺點(diǎn)是:受計(jì)算機(jī)卡槽數(shù)量、地址等資源的限制,可擴(kuò)展性差。而利用 USB通訊的主要優(yōu)點(diǎn),便是傳輸速度快,支持熱插拔,占用資源少,可擴(kuò)展性強(qiáng)。該設(shè)計(jì)利用 USB接口芯片直接與 DSP相連,通過 DSP的程序?qū)崿F(xiàn) USB的協(xié)議,最大的優(yōu)點(diǎn)就是可以保障數(shù)據(jù)交換的速度。綜上,在本系統(tǒng)中,幾個(gè)基本環(huán)節(jié)就是:電平轉(zhuǎn)換電路:將 5V電源轉(zhuǎn)換為 3.3V與 1.8V,分別為 DSP芯片的片上外設(shè)以及 CPU供電; AD信號轉(zhuǎn)換電路:將傳感器接收到的模擬信號轉(zhuǎn)換為數(shù)字信號,供 DSP進(jìn)行處理;信號的存儲電路:儲存 DSP處理的信號;信號傳輸電路:將經(jīng)過處理的信號上傳至電腦;仿真電路:用于測試 DSP芯片。整體架構(gòu)如圖 1所示。

 

 

3模塊介紹

3.1 DSP

1、 DSP技術(shù)簡介

數(shù)字信號處理器,簡稱 DSP,是專業(yè)進(jìn)行信號處理的芯片,目前在通信、自控領(lǐng)域具有廣泛的應(yīng)用。在信息資源大大豐富的今天,數(shù)字化程度已經(jīng)越來越高。而 DSP作為這一技術(shù)的重要組成部分,對我們的生活已經(jīng)產(chǎn)生了越來越深刻的影響。自從 1978年 AMI公司發(fā)布了“單處理設(shè)備”開始,從基于 Harvard結(jié)構(gòu)但使用不同數(shù)據(jù)與程序總線的第一代通用DSP,到進(jìn)行了改進(jìn)的第二代增強(qiáng)型通用DSP,再到包含了 GPP結(jié)構(gòu)的第三代DSP,今天的DSP的發(fā)展趨勢已經(jīng)趨向于混合結(jié)構(gòu),DSP產(chǎn)品與計(jì)算機(jī)之間的差別已經(jīng)越來越模糊。在數(shù)字化時(shí)代背景下,DSP已成為各種電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件,而其在電機(jī)控制、聲音識別與圖像識別領(lǐng)域中的應(yīng)用則是更為廣泛。

2、聲音采集系統(tǒng)中采用的 DSP

本系統(tǒng)中 DSP采用的是 TI公司的 TMS320VC5402(以下簡稱 5402),其操作速率達(dá) 100 MIPS,由于其具有改進(jìn)的哈佛結(jié)構(gòu),所以它可以在一個(gè)指令周期內(nèi)完成 32x32bit的乘法,亦可以迅速完成數(shù)學(xué)運(yùn)算最常用的乘加運(yùn)算。它有 4條地址總線、3條 16位數(shù)據(jù)存儲器總線和 1條程序存儲器總線, 40位算術(shù)邏輯單元 (AIU),一個(gè) 17×17乘法器和一個(gè) 40位專用加法器。8個(gè)輔助寄存器及一個(gè)軟件棧,允許使用最先進(jìn)的定點(diǎn) DSP的 C語言編譯器,內(nèi)置可編程等待狀態(tài)發(fā)生器、鎖相環(huán)(PLL)時(shí)鐘產(chǎn)生器、兩個(gè)多通道緩沖串行口、一個(gè) 8位并行與外部處理器通信的 HPI口、2個(gè) 16位定時(shí)器以及 6通道 DMA控制器,特別適合電池供電設(shè)備.

3.2電平轉(zhuǎn)換電路

電平轉(zhuǎn)換電路,顧名思義,就是將電源供電的電壓轉(zhuǎn)換為適合芯片工作的電壓。由于 5402的核電壓與片上外設(shè)電壓不同,而且整個(gè)電路需要的電壓并不能由電源直接提供,所以電平轉(zhuǎn)換電路可以說是整個(gè)電路工作的動(dòng)力,為各個(gè)元器件提供適合其工作的條件。

在該電路中,電源芯片使用的是 TI公司的 TPS767D301(以下簡稱 D301)。D301是一款可以使不同電壓分別輸出的芯片,可輸出 3.3V和介于 1.5-5.5V之間的某一調(diào)整后的電壓。因?yàn)?5402的外設(shè)電壓是 3.3V,核電壓為 1.8V,所以在此設(shè)計(jì)中,將該芯片的輸出設(shè)定為3.3V和 1.8V,與 5402匹配。連接圖如圖 2所示。

 

 

在 1OUT的輸出部分 Vo="Vref"×(1+R1/R2),在 D301中,Vredf=1.1834V,所以 Vo="1".1834V×(1+15.8/30.1)=1.8V。

3.3 AD轉(zhuǎn)換

本設(shè)計(jì)中選用的 AD轉(zhuǎn)換芯片是 TI公司的 TLC320AD50C。該芯片的采樣采用ΣΔ技術(shù),即將一個(gè)抽樣濾波器放置于 ADC后,將一個(gè)差值濾波器放置在 DAC前。這種結(jié)構(gòu)的最大特點(diǎn)就是使系統(tǒng)可同時(shí)進(jìn)行接收、發(fā)送任務(wù)。 TLC320AD50C可實(shí)現(xiàn)高采樣率(最高可達(dá) 22.5kb/s)的 AD/DA轉(zhuǎn)換,該功能由 2個(gè) 16位的同步串行轉(zhuǎn)換通道實(shí)現(xiàn),可直接和 DSP連接進(jìn)行通信。

TLC320AD50C中的可選項(xiàng)和電路配置可以通過串行口進(jìn)行編程,該芯片對掉電、復(fù)位、信號采樣率、串行時(shí)鐘率、增益控制、通信協(xié)議、測試模式等可通過串行口進(jìn)行編程和電路配置。具體連接如圖 3:

 

 

片外復(fù)位電路提供上電復(fù)位,晶振電路可提供 10MHz的主時(shí)鐘頻率,數(shù)據(jù)采樣頻率和其他時(shí)鐘信號均由此頻率分配。5402與 AD50C之間的通信格式為主串行通信格式:接收和發(fā)送轉(zhuǎn)換信號。

3.4 存儲

采集到聲音信號后,一個(gè)很重要的環(huán)節(jié)就是聲音信號的存儲,本系統(tǒng)中我們采用的是SST公司的 FLASH存儲器: SST39VF400A。該器件存儲容量為 4 MB,采用 3.3 V單電源供電,對各個(gè)子模塊的讀寫和擦除,可通過一些特殊的命令字序列來實(shí)現(xiàn)且無需額外提供高電壓。在此設(shè)計(jì)中我們利用 DSP編程實(shí)現(xiàn)對該存儲器的讀寫操作。

DSP主要通過外部存儲器接口 (EMIF)訪問片外存儲器。它不僅具有很強(qiáng)的接口能力(可以和各種存儲器直接接口),而且具有很高的數(shù)據(jù)吞吐能力。 5402與 SST39VF400的接口電路設(shè)計(jì)如圖 1所示。該電路主要通過 DSP的相關(guān)輸出管腳來控制 FLASH的擦除和讀寫。其中,A0~A19為地址線,DQ0~DQ15為數(shù)據(jù)線,OE和 WE分別為輸出使能和寫使能, CE1為片使能。

聲音信號經(jīng)過 AD轉(zhuǎn)換器以后傳輸給 DSP,由 DSP的 PS和 DS引腳通過邏輯開關(guān)來分別控制 flash和 sram的使能端,由 DSP的 RW和 MSTRB控制位通過邏輯電路分別控制讀和寫。

在本設(shè)計(jì)中,SRAM使用的是 GS1117:64K×16的 1MB異步靜態(tài)隨機(jī)存儲器。 GS71116是一個(gè)由高速的互補(bǔ)性金屬氧化物半導(dǎo)體晶體管( CMOS)組成的靜態(tài)隨機(jī)存儲器,不需要外部時(shí)鐘或時(shí)間頻閃觀測器。 3.3V的操作電壓,所有的輸入輸出均兼容晶體管邏輯電路(TTL)。它的快速通道時(shí)間小于 15ns,操作電流小于 100mA。

3.5 USB

PDIUSBD12是一款帶并行總線的 USB 接口器件,它符合通用串行總線 USB 1.1 版規(guī)范,集成了 SIE、FIFO、存儲器收發(fā)器以及電壓調(diào)整器等,可與任何外部微控制器或微處理器實(shí)現(xiàn)高速并行接口 2M字節(jié)/秒,且在批量模式和同步模式下均可實(shí)現(xiàn) 1M字節(jié)/秒的數(shù)據(jù)傳輸速率,可通過軟件控制與 USB 的連接,采用 GoodLink技術(shù)的連接指示器 ,在通訊時(shí)使 LED 閃爍,具有可編程的時(shí)鐘頻率輸出,內(nèi)部上電復(fù)位和低電壓復(fù)位電路,為雙電源操作,在 3.3±0.3V或擴(kuò)展的 5V電源下均可使用,可實(shí)現(xiàn)多中斷模式的批量和同步傳輸。連接圖如圖 4:

 

 

3.6 JTAG

JTAG是 joint test action group的簡稱,是用來調(diào)試 DSP的仿真部分,其連接部分要和仿真器上的引腳一致。TI公司的DSP5000系列專門預(yù)留有JTAG管腳,共14個(gè), 4,8,10,12引腳均接地,6引腳懸空,5接高平電壓3.3V,所有的仿真引腳均使用 IEEE1149.1標(biāo)準(zhǔn),其余的引腳含義為【5】:1、TMS:輸入引腳,選擇測試方式;2、TRST:輸入引腳,測試復(fù)位;3、TDI:輸入引腳,測試數(shù)據(jù)輸入;7、TDO:輸出引腳,在 TCK的下降沿時(shí)輸出數(shù)據(jù),其余時(shí)間呈高阻態(tài);9、TCK_RET:輸入引腳,在板子與仿真器的連接電纜不小于 6英寸的時(shí)候,接法與 TCK相同,大于 6英寸的時(shí)候,需另加驅(qū)動(dòng);11、TCK:輸入引腳,測試時(shí)鐘,一般為占空比為50%的固有時(shí)鐘信號;13、EMU0:仿真中斷引腳0,可用作輸入或輸出;14、EMU1:仿真中斷引腳1,可用作輸入或輸出,當(dāng) TRST為低電平、EMU0為高電平時(shí),EMU1為低電平,所有輸出禁止。

4結(jié)論

通過這個(gè)聲音采集系統(tǒng),我們可以把無形的聲音信號轉(zhuǎn)化為圖形進(jìn)行處理,可以觀察它的波形特點(diǎn)進(jìn)行研究、工業(yè)生產(chǎn)等等。而在設(shè)計(jì)其他的 DSP應(yīng)用系統(tǒng)接口電路時(shí),要根據(jù)具體情況綜合考慮性能指標(biāo)、器件選取、外圍電路設(shè)計(jì)等方面,仔細(xì)選取器件,精心合理布局,才能達(dá)到理想的設(shè)計(jì)效果。

本文作者創(chuàng)新點(diǎn):根據(jù)硬件電路的設(shè)計(jì)邏輯給出了畫 PCB的過程,介紹了基于 DSP聲音采集系統(tǒng)的硬件設(shè)計(jì)過程和方法。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質(zhì)量的音頻輸入設(shè)備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I(lǐng)/O于一顆芯片的xcore處理器...

關(guān)鍵字: AI DSP MCU

多DSP集群的實(shí)時(shí)信號處理系統(tǒng),通信拓?fù)涞膬?yōu)化直接決定任務(wù)調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領(lǐng)域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達(dá)陣列等典型應(yīng)...

關(guān)鍵字: DSP 通信拓?fù)鋬?yōu)化

隨著5G網(wǎng)絡(luò)普及與物聯(lián)網(wǎng)設(shè)備爆發(fā)式增長,邊緣計(jì)算正從概念驗(yàn)證走向規(guī)?;渴稹?jù)IDC預(yù)測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點(diǎn)的實(shí)時(shí)處理能力提出嚴(yán)苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關(guān)鍵字: AI加速器 DSP

在工業(yè)控制領(lǐng)域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實(shí)時(shí)控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領(lǐng)導(dǎo)地位,廣泛應(yīng)用于能源、電...

關(guān)鍵字: TI C2000 DSP 格見半導(dǎo)體 芯來 RISC-V 工控

2025年7月16日 – 專注于引入新品的全球電子元器件和工業(yè)自動(dòng)化產(chǎn)品授權(quán)代理商貿(mào)澤電子 (Mouser Electronics) 持續(xù)供貨Texas Instruments (TI) 的新產(chǎn)品和解決方案。作為一家授權(quán)...

關(guān)鍵字: 線性穩(wěn)壓器 柵極驅(qū)動(dòng)器 DSP

在當(dāng)今數(shù)字化浪潮的推動(dòng)下,數(shù)據(jù)流量呈爆炸式增長,數(shù)據(jù)中心、5G通信網(wǎng)絡(luò)以及云計(jì)算等領(lǐng)域?qū)Ω咚俟馔ㄐ诺男枨笥l(fā)迫切。800G光模塊作為高速光通信的關(guān)鍵組件,其性能直接影響著整個(gè)通信系統(tǒng)的傳輸效率和可靠性。數(shù)字信號處理(DS...

關(guān)鍵字: 800G DSP PAM4均衡算法

以氫燃料電池空壓機(jī)為研究對象 ,開發(fā)超高速永磁同步電機(jī)控制器 ,采用傳統(tǒng)的IGBT主功率器件 ,且為兩電平主回 路結(jié)構(gòu)形式 ,通過改進(jìn)的V/F控制算法 ,完成了控制器的設(shè)計(jì)。搭建了試驗(yàn)平臺進(jìn)行測試 ,結(jié)果表明 ,控制器能...

關(guān)鍵字: 超高速永磁同步電機(jī) V/F控制 DSP

醫(yī)療設(shè)備智能化進(jìn)程,數(shù)字信號處理器(DSP)作為核心計(jì)算單元,承擔(dān)著實(shí)時(shí)處理生物電信號、醫(yī)學(xué)影像等敏感數(shù)據(jù)的重任。然而,隨著醫(yī)療設(shè)備與網(wǎng)絡(luò)互聯(lián)的深化,數(shù)據(jù)泄露風(fēng)險(xiǎn)顯著增加。美國《健康保險(xiǎn)流通與責(zé)任法案》(HIPAA)明確...

關(guān)鍵字: 醫(yī)療設(shè)備 DSP

數(shù)字信號處理器(DSP)作為實(shí)時(shí)信號處理的核心器件,其架構(gòu)設(shè)計(jì)直接決定了運(yùn)算效率與功耗表現(xiàn)。自20世紀(jì)70年代DSP理論誕生以來,其硬件架構(gòu)經(jīng)歷了從馮·諾依曼結(jié)構(gòu)到哈佛結(jié)構(gòu)的演進(jìn),這一過程體現(xiàn)了對實(shí)時(shí)性、并行性與存儲帶寬...

關(guān)鍵字: DSP 馮·諾依曼

隨著嵌入式系統(tǒng)對實(shí)時(shí)性、多任務(wù)處理能力的需求日益增長,實(shí)時(shí)操作系統(tǒng)(RTOS)在數(shù)字信號處理器(DSP)中的移植與性能優(yōu)化成為關(guān)鍵技術(shù)課題。DSP以其高效的數(shù)值計(jì)算能力和并行處理特性,廣泛應(yīng)用于通信、圖像處理、工業(yè)控制等...

關(guān)鍵字: RTOS DSP
關(guān)閉