日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 測(cè)試測(cè)量 > 測(cè)試測(cè)量
[導(dǎo)讀]FPGA可以通過(guò)專(zhuān)享的硬件資源進(jìn)行處理數(shù)據(jù),從而實(shí)現(xiàn)較高的吞吐率,可以比通過(guò)I/O硬件先獲取數(shù)據(jù)再通過(guò)軟件執(zhí)行數(shù)據(jù)處理的速率更快。結(jié)合FPGA技術(shù)的測(cè)試系統(tǒng),不是按照傳統(tǒng)意義上的“采集、數(shù)據(jù)傳輸、后處理&rdq

FPGA可以通過(guò)專(zhuān)享的硬件資源進(jìn)行處理數(shù)據(jù),從而實(shí)現(xiàn)較高的吞吐率,可以比通過(guò)I/O硬件先獲取數(shù)據(jù)再通過(guò)軟件執(zhí)行數(shù)據(jù)處理的速率更快。結(jié)合FPGA技術(shù)測(cè)試系統(tǒng),不是按照傳統(tǒng)意義上的“采集、數(shù)據(jù)傳輸、后處理”模式,而是可以直接在I/O采集之后就直接在FPGA硬件上執(zhí)行數(shù)據(jù)處理,這種系統(tǒng)可以連續(xù)地測(cè)試被測(cè)設(shè)備,從而縮短測(cè)試時(shí)間。

通過(guò)FPGA上的專(zhuān)用硬件資源可以實(shí)現(xiàn)實(shí)時(shí)測(cè)量,如快速傅里葉變換(FFT)等?;贔PGA硬件本身所具有并行執(zhí)行特性,可以對(duì)多個(gè)輸入通道同時(shí)進(jìn)行測(cè)量,或者對(duì)單通道同時(shí)進(jìn)行多種計(jì)算參數(shù)的測(cè)量。

圖1:使用FPGA硬件生成測(cè)試向量,并對(duì)采集數(shù)據(jù)進(jìn)行實(shí)時(shí)連續(xù)分析

2 自定義觸發(fā)和采集

使用FPGA可以進(jìn)行連續(xù)的實(shí)時(shí)信號(hào)處理或數(shù)據(jù)計(jì)算,從而可以添加自定義觸發(fā)和數(shù)據(jù)記錄功能,從而有選擇地傳遞所需的數(shù)據(jù)。相對(duì)于只能執(zhí)行一組固定操作的傳統(tǒng)儀器,帶有FPGA儀器的可重置特性可以滿(mǎn)足特定的硬件應(yīng)用需求。

例如,頻域觸發(fā)應(yīng)用就體現(xiàn)了FPGA可重置特性的優(yōu)勢(shì)。有些傳統(tǒng)頻譜分析儀可以使用頻率觸發(fā)功能,但不能實(shí)時(shí)進(jìn)行。另一方面,矢量信號(hào)分析儀(VSA)可進(jìn)行實(shí)時(shí)功率觸發(fā),但不能實(shí)時(shí)地選擇感興趣的頻率信號(hào)。通過(guò)將FPGA技術(shù)添加到矢量信號(hào)分析儀中,您可以創(chuàng)建一個(gè)實(shí)時(shí)的、頻率相關(guān)的觸發(fā)功能,或者可以根據(jù)需要執(zhí)行其他自定義的觸發(fā)操作。

3 自定義協(xié)議接口

FPGA可以直接在硬件上對(duì)數(shù)據(jù)進(jìn)行編解碼,而無(wú)需使用軟件將信號(hào)信息編碼成協(xié)議信號(hào)(或?qū)f(xié)議信號(hào)解碼成信號(hào)信息)。這樣就可以幫助簡(jiǎn)化測(cè)試系統(tǒng)軟件,因?yàn)?strong>系統(tǒng)軟件只需要處理信號(hào)信息,使得協(xié)議級(jí)通信變得可行。而在過(guò)去,在只有預(yù)定義測(cè)試向量的情況下,是不適合通過(guò)軟件進(jìn)行帶有協(xié)議通訊的測(cè)試的(例如,當(dāng)基于協(xié)議數(shù)據(jù)需要快速?zèng)Q策時(shí))。FPGA對(duì)于那些從接收到發(fā)送數(shù)據(jù)間需要快速響應(yīng)的應(yīng)用也是有必要的,在這種情形下,測(cè)試硬件必須能夠快速檢測(cè)和響應(yīng)。

因?yàn)镕PGA是可通過(guò)軟件進(jìn)行重配置的硬件資源,因此對(duì)于同一硬件,可以通過(guò)不同配置支持多種協(xié)議,從而促進(jìn)硬件的重復(fù)使用。此外,還可以利用FPGA的硬件級(jí)執(zhí)行性能實(shí)現(xiàn)復(fù)雜的協(xié)議狀態(tài)機(jī),此外基于FPGA的并行執(zhí)行特性,可以實(shí)現(xiàn)同一協(xié)議接口的多個(gè)實(shí)例,從而進(jìn)行多個(gè)被測(cè)設(shè)備的并行測(cè)試。

4 閉環(huán)控制和動(dòng)態(tài)測(cè)試

如今有許多被測(cè)設(shè)備需要與測(cè)試環(huán)境進(jìn)行實(shí)時(shí)的信號(hào)交互,在這種情況下,如果測(cè)試系統(tǒng)不能對(duì)被測(cè)設(shè)備提供實(shí)時(shí)反饋信息,就可能無(wú)法提供足夠的測(cè)試覆蓋范圍。例如,現(xiàn)代通信方案通常包含確認(rèn)數(shù)據(jù)包或比特?cái)?shù)據(jù)。如果測(cè)試系統(tǒng)不能準(zhǔn)確地解析這些確認(rèn)數(shù)據(jù)包或比特,并及時(shí)作出響應(yīng),那么可能無(wú)法正確地測(cè)試被測(cè)設(shè)備。在大多數(shù)情況下,只有硬件(FPGA)可以提供這種低延遲響應(yīng)。

另一個(gè)實(shí)例是硬件在環(huán)(HIL)測(cè)試系統(tǒng)。在HIL系統(tǒng)中,待測(cè)設(shè)備通常是控制器,而測(cè)試系統(tǒng)必須模擬被控對(duì)象的行為。這樣可以提高對(duì)控制器進(jìn)行測(cè)試的性能和可靠性;在某些情況下,還可以在被控對(duì)象生產(chǎn)出來(lái)之前先通過(guò)測(cè)試系統(tǒng)模擬被控對(duì)象,從而對(duì)控制器的功能進(jìn)行驗(yàn)證。FPGA的高性能和低延遲可以基于確定性的閉環(huán)循環(huán)周期來(lái)準(zhǔn)確地模擬被控對(duì)象的行為。

圖2:FPGA硬件可以對(duì)協(xié)議級(jí)通信進(jìn)行編碼和解碼,從而簡(jiǎn)化測(cè)試系統(tǒng)軟件

 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

傳感器模塊能實(shí)現(xiàn)便捷無(wú)接觸的后備箱或側(cè)滑門(mén)開(kāi)啟,適配各種車(chē)輛架構(gòu) 該24 GHz雷達(dá)傳感器可集成于保險(xiǎn)杠或底盤(pán)上,并通過(guò)特定的手勢(shì)或腳部動(dòng)作觸發(fā)響應(yīng) 已為多家歐洲主流車(chē)企啟動(dòng)量產(chǎn)交付 德國(guó)布爾2025...

關(guān)鍵字: 傳感器 BSP 觸發(fā) 保險(xiǎn)杠

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來(lái)一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來(lái) 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)憑借其開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車(chē)電子到航空航天,F(xiàn)PGA 的身影無(wú)處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門(mén)陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開(kāi)售Altera?的Agilex? 3 FPGA C系列開(kāi)發(fā)套件。此開(kāi)...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過(guò)來(lái)的顯示內(nèi)容和顯示控制命令 , 通過(guò)命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線(xiàn)模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過(guò)構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_(kāi),深圳市米爾電子有限公司(簡(jiǎn)稱(chēng):米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開(kāi)發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺(jué)
關(guān)閉