日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 測試測量 > 測試測量
[導讀]摘要 介紹了一種基于DSP+FPGA的平臺,主要利用ADS8517AD轉(zhuǎn)換芯片構(gòu)成的具有32路單端通道或16路差分通道的信號采集存儲系統(tǒng),該系統(tǒng)通道可以選擇切換,且采樣率也可以改變,具有較強的靈活性。 關鍵詞 DSP;FPGA;AD

摘要 介紹了一種基于DSP+FPGA的平臺,主要利用ADS8517AD轉(zhuǎn)換芯片構(gòu)成的具有32路單端通道或16路差分通道的信號采集存儲系統(tǒng),該系統(tǒng)通道可以選擇切換,且采樣率也可以改變,具有較強的靈活性。
關鍵詞 DSP;FPGA;ADS8517;通道切換

    在信號處理過程中,經(jīng)常采用DSP+FPGA協(xié)同處理的方法。是因為DSP雖然可以實現(xiàn)較高速率的信號采集,但其指令更適于實現(xiàn)算法而不是邏輯控制,其外部接口的通用性較差。而FPGA時鐘頻率高、內(nèi)部延時小,全部控制邏輯由硬件完成,速度快、效率高,適合于大數(shù)據(jù)量的傳輸控制,可以集成外圍控制、譯碼和接口電路,在高速數(shù)據(jù)采集方面有著DSP以及單片機無法比擬的優(yōu)勢,但缺點是難以實現(xiàn)一些復雜的算法。因此,若采用DSP+FPGA協(xié)同處理的方法,便可以使DSP的高速處理能力與FPGA的高速、復雜的組合邏輯和時序邏輯控制能力相結(jié)合,達到互補,使系統(tǒng)發(fā)揮最佳性能。
    在目前的信號采集及測試系統(tǒng)中,由于應用背景的復雜,經(jīng)常需要對多路信號進行采集,有的甚至需要對多路單端及差分信號進行采集,在某些情況下,為測試分析的方便,還需要對采樣率進行改變。文中介紹了一種采用DSP+FPGA協(xié)同處理的方法,并主要利用ADS8517這一A/D轉(zhuǎn)換芯片來實現(xiàn)多路可以選擇單端或差分輸入的信號采集系統(tǒng)的設計方法。

1 系統(tǒng)實現(xiàn)功能
   
該系統(tǒng)可以實現(xiàn)32個通道單端信號或16個通道差分信號的采集輸入,由DSP控制輸入信號是單端信號還是差分信號,以及各自使能輸入的通道,其中單端信號最多使能輸入32個通道,差分信號最多使能輸入16個通道。A/D在各個使能通道間采用類似時分復用的方法進行輪尋采樣,A/D采樣頻率200 kHz,DSP可設置采樣率分頻值,對采樣率進行改變,假如DSP設置采樣分頻值為D,使能輸入通道數(shù)為N,則每個通道實際采樣率為200 kHZ/(D·N)。

2 系統(tǒng)硬件設計
   
根據(jù)以上功能要求,整個系統(tǒng)的設計思路如圖1所示。其中DSP采用TI公司的TMS3206713B,F(xiàn)PGA采用Altera公司的CycloneIII系列,A /D采用TI公司的ADS8517。ADS8517的主要性能:(1)16位分辨率;(2)采樣頻率:200 kHz;(3)模擬輸入范圍±10 V;(4)輸出有串行和并行兩種方式。


    在整個系統(tǒng)中,F(xiàn)PGA根據(jù)DSP對各個通道是單端或者差分的設置,以及各個通道使能與否和采用率分頻值的設置,控制ADS8517以及多路選擇器,將A/D輸入的數(shù)據(jù)以及其對應的通道存入一個FIFO中,當FIFO半滿時向DSP發(fā)送中斷,由DSP讀取FIFO中A/D的采樣數(shù)據(jù)及其對應的通道號??梢钥闯觯O計重點主要集中在多路選擇器的設計以及FPGA中硬件邏輯的設計。
2.1 多路選擇模塊設計
   
根據(jù)系統(tǒng)要實現(xiàn)的功能,多路選擇模塊的設計采用如圖2所示的設計思路,其中16選1多路器和4選1多路器分別采用ADI公司的ADG1206和ADG1204。由FPGA控制這些多路選擇器來選擇通道以及單端/差分模式,在設計選擇差分信號時,為方便,只支持A0~A15通道和A16~A31通道依次對應的差分,而不支持A0~A15通道中任意一個通道和A16~A31通道中任意一個通道的差分。


2.2 FPGA部分的設計
   
由于DSP數(shù)據(jù)總線為32位雙向總線,所以在FPGA中需要設計一個總線的三態(tài)控制器,來控制總線的輸入輸出,這部分設計較簡單,模式相對固定,應用已成熟。
    對于DSP發(fā)出的各個通道單端/差分控制,各個通道使能控制以及采樣率分頻值設置這些控制信息,由在FPGA中開辟出的3個32位寄存器來存儲。通道單端/差分控制寄存器和通道使能寄存器的定義如表1和表2所示,采樣率分頻值設置寄存器中的32位無符號2進制整數(shù)表示相應的分頻值。


    當DSP的控制信息設置好以后,根據(jù)通道單端/差分控制寄存器以及通道使能控制寄存器中的內(nèi)容,建立一個使能通道索引表,索引表中字的個數(shù)等于使能的通道數(shù),每一個字的字長為6位,依次將使能的通道號轉(zhuǎn)換成二進制無符號數(shù)后放入表中各個字的低5位,每個字的高位記錄相應的通道是單端還是差分,‘0’表示單端,‘1’表示差分。
    設計采用ADS8517并行輸出的工作模式,按照圖3所示的并行輸出方式時序圖對其進行控制,其中和BYTE信號為ADS8517的輸入控制信號,的下降沿表示一次采樣的開始,為高電平時表示可以讀取A/D的輸出數(shù)據(jù),輸出為并行8位輸出,當BYTE信號為低電平時輸出高8位,反之則輸出低8位,從而完成16位分辨率的輸出。為ADS8517輸出信號,為低電平時則表示本次A/D轉(zhuǎn)換正在進行,為高電平時表示本次轉(zhuǎn)換完成,因此當和同時為高電平時,便可以讀取本次A/D采樣轉(zhuǎn)換后的數(shù)據(jù)。


    ADS8517控制以及通道切換控制模塊在按照圖3所示的時序控制過程中,要根據(jù)采樣率分頻值設置寄存器中的值控制兩次采樣之間的時間間隔,即控制兩個相鄰信號下降沿之間的時間間隔,從而改變采樣率。在控制多路選擇模塊進行通道切換時,根據(jù)建立的索引列表依次切換通道,切換要在圖3中兩個相鄰信號低脈沖之間進行,這樣才能確保當A/D采樣時,通道已經(jīng)切換完畢,輸入信號已穩(wěn)定,從而保證采樣的準確性。
    除此之外,在FPGA中開辟一個字長為32位的FIFO,低16位存入A/D采樣的數(shù)據(jù),高16位存入該數(shù)據(jù)對應的通道號,F(xiàn)IFO半滿,則給DSP發(fā)中斷,由DSP將A/D采樣后的數(shù)據(jù)讀出,以便后續(xù)處理。要注意的是,F(xiàn)IFO深度不能設置得太淺,否則會很快達到半滿,導致DSP對中斷響應不過來。

3 結(jié)果驗證
   
按照以上設計思路,完成硬件電路、FPGA內(nèi)邏輯和DSP的程序設計,使用QuartusII中的在線邏輯分析儀SignalTapII Logic Analyzer對結(jié)果進行采樣分析,圖4所示為在DSP設置使能通道為30和31,并且均為單端的條件下采到的結(jié)果,與期望結(jié)果一致,類似這樣通過多次改變控制條件采樣分析發(fā)現(xiàn),該系統(tǒng)可以正確地實現(xiàn)之前所描述的功能,從而驗證了該設計的合理正確性。



4 結(jié)束語
   
由于DSP+FPGA協(xié)同工作平臺的優(yōu)越性,使其在信號處理中的應用越來越廣泛。文中介紹了一種基于DSP+FPGA的平臺,并利用ADS8517構(gòu)成的一個具有多通道單端/差分的A/D信號采集系統(tǒng)。該系統(tǒng)的使能通道數(shù)可選,單端/差分方式可設置,采樣率可改變,機動靈活,可以應用在諸多信號采集以及測試系統(tǒng)中。

本站聲明: 本文章由作者或相關機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質(zhì)量的音頻輸入設備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I/O于一顆芯片的xcore處理器...

關鍵字: AI DSP MCU

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

多DSP集群的實時信號處理系統(tǒng),通信拓撲的優(yōu)化直接決定任務調(diào)度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達陣列等典型應...

關鍵字: DSP 通信拓撲優(yōu)化

隨著5G網(wǎng)絡普及與物聯(lián)網(wǎng)設備爆發(fā)式增長,邊緣計算正從概念驗證走向規(guī)模化部署。據(jù)IDC預測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點的實時處理能力提出嚴苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關鍵字: AI加速器 DSP

在工業(yè)控制領域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實時控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領導地位,廣泛應用于能源、電...

關鍵字: TI C2000 DSP 格見半導體 芯來 RISC-V 工控

2025年7月16日 – 專注于引入新品的全球電子元器件和工業(yè)自動化產(chǎn)品授權(quán)代理商貿(mào)澤電子 (Mouser Electronics) 持續(xù)供貨Texas Instruments (TI) 的新產(chǎn)品和解決方案。作為一家授權(quán)...

關鍵字: 線性穩(wěn)壓器 柵極驅(qū)動器 DSP
關閉