日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

關閉

電子設計自動化

所屬頻道 工業(yè)控制
  • 基于FPGA的LDPC編碼設計

    針對低密度奇偶校驗碼(簡稱LDPC碼)的直接編碼運算量較大、復雜度高,根據RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實現,利用有效校驗矩陣來降低編碼復雜度的LDPC編碼方案,給出了編碼器設計實現的原理和編碼器的結構和基本組成。在QuartusⅡ7.2軟件平臺上采用基于FPGA的VHDL語言實現了有效的編碼過程。結果表明:此方案在保證高效可靠傳輸的同時降低了實現的復雜度。這種編碼方案可靈活應用于不同的校驗矩陣H,碼長和碼率的系統(tǒng)中。

  • 基于EP1C3T144C8的FPGA的開發(fā)板設計

    O 引言 現場可編程門陣列(FPGA,Field Programmable Gate Array)的出現是超大規(guī)模集成電路(VISI)技術和計算機輔助設計(CAD)技術發(fā)展的結果。FPGA器件集成度高、體積小,具有通過用戶編程實現專門應用的的功能。

  • 先進封裝技術的發(fā)展趨勢

    摘 要:先進封裝技術不斷發(fā)展變化以適應各種半導體新工藝和材料的要求和挑戰(zhàn)。在半導體封裝外部形式變遷的基礎上,著重闡述了半導體后端工序的關鍵一封裝內部連接方式的發(fā)展趨勢。分析了半導體前端制造工藝的發(fā)展在封

  • FPGA 101:如何在Zynq SoC上使用中斷

    實時計算經常要求中斷針對事件快速做出響應。只要掌握Zynq SoC中斷結構的工作原理,就不難設計出中斷驅動型系統(tǒng)。在嵌入式處理中,中斷表示暫時停止處理器的當前活動。處理器會保存當前的狀態(tài)并執(zhí)行中斷服務例程,以

  • 如何學習FPGA?FPGA學習必備的基礎知識

    FPGA已成為現今的技術熱點之一,無論學生還是工程師都希望跨進FPGA的大門。網絡上各種開發(fā)板、培訓班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉FPGA必須具備哪些基礎知識呢?下面我們慢慢道來。(一

  • 什么是FPGA、SOC、SOPC、DSP?

    FPGAFPGA是英文Field-Programmable Gate Array的縮寫,即現場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定

  • Lattice新的開發(fā)軟件—PAC-Designer 2.0

    這套軟件支持Lattice最新推出的器件。在這款新的開發(fā)軟件中

  • Quartus® II開發(fā)軟件10.0版(Altera)

    Altera公司今天宣布推出可編程邏輯業(yè)界的頂級軟件Quartus® II開發(fā)軟件10.0版,為其CPLD、FPGA以及HardCopy® ASIC設計提供最高的性能和生產效率。Quartus II軟件10.0版可以為高密度設計提供比主要競爭對手快2

  • FPGA中增加SPI和BPI配置模式

    在Xilinx新一代的FPGA中增加了SPI和BPI配置模式,好處是成本低、設計者選擇余地大及配置方便等優(yōu)點。例如,Spartan-3E器件支持多種Vendor(生產商)提供的SPI和BPIFlash產品。對于SPI Flash器件可以通過Xilinx的Cable-

  • 從SCH轉變到PCB詳細步驟

    第一課:建立一個PCB文件,并且添加自動布線所必需的封裝庫 1.在Documents目錄下新建一個*.PCB文件,這樣做的目的是要讓*.SCH和*.PCB在同一目錄下 2.添加自動布線要用到的封裝庫 3.添加封裝庫

  • FPGA控制DM9000A進行以太網數據收發(fā)的Verilog實現

    本文為實現高速數據的實時遠程傳輸處理,提出了采用FPGA直接控制DM9000A進行以太網數據收發(fā)的設計思路,實現了一種低成本、低功耗和高速率的網絡傳輸功能,最高傳輸速率可達100Mbps。 DM9000A簡介

  • 采用FPGA的高速數據采集系統(tǒng)

    文介紹了一種應用于高速數據采集的數字系統(tǒng),該系統(tǒng)由高速模數轉換器FPGA,SDRAM(synchronous dynamicrandomaecess mereory)組成。該系統(tǒng)獨立于處理器之外,給處理器預留了總線接口。任何的處理器只要把總線接口連接到此系統(tǒng)上,均可操作。與傳統(tǒng)的數據采集系統(tǒng)相比,減少了處理器的控制,而且處理器的處理速度已不再影響系統(tǒng)的性能,提高了速度和效率,具有通用性。本文對高速模數轉換器與FPGA的接口實現做了詳細的描述,對如何把模數轉換器的數據流進行緩沖做了介紹。并對如何在FPGA中構建SOPC(systerm on programmable chip)系統(tǒng)以及如何利用SOPC實現SDRAM的控制與存儲進行了說明。經測試,本系統(tǒng)的數據采集的實時速度最高可達到250 MB/s,適用于大部分的高速數據采集場合。

  • C++實現的串口通信

    上位機和下位機通信的問題,使用的協(xié)議rs485協(xié)議. 題目是用VC++讓上位機和下位機進行通信. 接在電腦上的rs232口,使用了232和485的轉換器,發(fā)送相應的數據格式,然后上位機接受相應的格式。 原代碼如下: // TODO: Ad

  • 基于CPLD的LED點陣顯示控制器

    本文中,采用在系統(tǒng)可編程邏輯器件EPM7128作為核心來實現對LED點陣顯示的控制,不但簡化了外圍電路、而且易于修改、擴展和維護。

  • FIR數字濾波的FPGA實現

    摘要: 隨著數字技術的發(fā)展,數字濾波器的功能越來越受到人們的注意和廣泛應用,它有精度高、靈活性大等突出特點。FIR數字濾波具有穩(wěn)定性高,嚴格的線性相位,能用FFT算法實現等特點。通過FPGA實現FIR數字濾波具有實