在之前的文章(《了解共模抑制和儀表放大器》)中我們簡(jiǎn)單描述了三運(yùn)放儀表放大器 (INA) 的內(nèi)部工作原理,我們找到了造成總 CMR 誤差的主要原因。如果看一下相同器件的共模
隨著半導(dǎo)體工藝的不斷發(fā)展,數(shù)字信號(hào)的速率也愈來(lái)愈高,Gbps以上的高速信號(hào)已經(jīng)隨處可見。面對(duì)高速設(shè)計(jì)的新領(lǐng)域,硬件設(shè)計(jì)工程師們需要改 變傳統(tǒng)的設(shè)計(jì)理念,他們需要以更加超前的思維去思考自己將要設(shè)計(jì)的信號(hào)的質(zhì)量
在基礎(chǔ)的電子信號(hào)測(cè)量中,我們通常會(huì)選用示波器來(lái)對(duì)信號(hào)進(jìn)行測(cè)量。因此,如何選擇一款有利于信號(hào)完整性測(cè)量的示波器尤為重要。(文中主要討論的為數(shù)字示波器)接下來(lái)我們主要從幾個(gè)大方向介紹了哪些因素會(huì)影響信號(hào)完整性的測(cè)量。
本文介紹了基于TMS320VC33 DSP芯片的應(yīng)變力測(cè)試系統(tǒng)的設(shè)計(jì),給出了結(jié)構(gòu)原理框圖,并圍繞DSP設(shè)計(jì)了測(cè)試系統(tǒng)的中斷、復(fù)位子系統(tǒng)、存儲(chǔ)子系統(tǒng)和通信子系統(tǒng)。同時(shí)還對(duì)測(cè)試系統(tǒng)進(jìn)行了信號(hào)完整性分析。
前言 云計(jì)算等高速數(shù)字系統(tǒng)是后IT時(shí)代推動(dòng)力量之一。 云計(jì)算和其他高速數(shù)字系統(tǒng)對(duì)數(shù)據(jù)帶寬要求非常巨大,使得整個(gè)系統(tǒng)的單根信號(hào)速率突破10Gbps,20Gbps甚至達(dá)到28Gbps的超高數(shù)量級(jí)。超過(guò)10GHz的數(shù)字系統(tǒng),對(duì)各種
概述本文介紹了自定義二階PLL,說(shuō)明了它如何正確應(yīng)用于串行數(shù)據(jù)測(cè)量中以提高眼圖和抖動(dòng)測(cè)量精度。抖動(dòng)定義的是邊沿的時(shí)序不確定性。為了確定串行數(shù)據(jù)信號(hào)邊沿的時(shí)序不確定性,邊沿需要和一個(gè)參考的時(shí)鐘邊沿進(jìn)行比較。
信號(hào)完整性的測(cè)試手段主要可以分為三大類,下面對(duì)這些手段進(jìn)行一些說(shuō)明。 抖動(dòng)測(cè)試 抖動(dòng)測(cè)試現(xiàn)在越來(lái)越受到重視,因?yàn)閷S玫亩秳?dòng)測(cè)試儀器,比如TIA(時(shí)間間隔分析儀)、SIA3000,價(jià)格非常昂貴
在上一篇文章中我們介紹了直方圖的概念以及如何使用直方圖的方法來(lái)分析抖動(dòng)(也即從統(tǒng)計(jì)域的角度來(lái)分析)。從抖動(dòng)的直方圖中我們可以看出抖動(dòng)的分布特征(隨機(jī)分布、雙峰分布等),通過(guò)測(cè)試直方圖的標(biāo)準(zhǔn)
在上兩篇文章中,我們分別介紹了直方圖(統(tǒng)計(jì)域分析)和抖動(dòng)追蹤(時(shí)域分析)在抖動(dòng)分析中的應(yīng)用。從抖動(dòng)的直方圖和抖動(dòng)追蹤波形上我們可以得到抖動(dòng)的主要構(gòu)成成分以及抖動(dòng)參數(shù)的變化趨勢(shì)。如需對(duì)抖動(dòng)的
在高速串行數(shù)據(jù)的測(cè)試中,抖動(dòng)的測(cè)試非常重要。在串行數(shù)據(jù)的抖動(dòng)測(cè)試中,抖動(dòng)定義為信號(hào)的邊沿與其參考時(shí)鐘之間的偏差。對(duì)于抖動(dòng)測(cè)量值的量化,通常有抖動(dòng)的峰峰值和有效值這兩個(gè)參數(shù)。不過(guò),抖動(dòng)的峰峰
在通訊和PC行業(yè),高速串行信號(hào)越來(lái)越普及,在使用示波器測(cè)量和分析這類信號(hào)時(shí),通常要求測(cè)量總體抖動(dòng)(Total jitter,簡(jiǎn)稱Tj)和固有抖動(dòng)(Deterministic jitter,簡(jiǎn)稱Dj),驗(yàn)證是否滿足相關(guān)規(guī)范的要求
一,關(guān)于ISI的文章典籍有哪些?關(guān)于ISI,有兩本比較有名的SI著作中有提到。在Intel的三位工程師合著的《高速數(shù)字系統(tǒng)設(shè)計(jì)——互連理論和設(shè)計(jì)實(shí)踐手冊(cè)》(p65-p66)中,對(duì)ISI的解釋是:“當(dāng)信號(hào)沿傳輸線傳
信號(hào)完整性(SI)問題解決得越早,設(shè)計(jì)的效率就越高,從而可避免在電路板設(shè)計(jì)完成之后才增加端接器件。SI設(shè)計(jì)規(guī)劃的工具和資源不少,本文探索信號(hào)完整性的核心議題以及解決SI問題的幾種方法,在此忽略設(shè)計(jì)過(guò)程的技術(shù)細(xì)節(jié)。
最近在論壇里看到一則關(guān)于電源完整性的提問,網(wǎng)友質(zhì)疑大家普遍對(duì)信號(hào)完整性很重視,但對(duì)于電源完整性的重視好像不夠,主要是因?yàn)椋瑢?duì)于低頻應(yīng)用,開關(guān)電源的設(shè)計(jì)更多靠的是
在此階段,信號(hào)完整性(如眼圖和抖動(dòng))是關(guān)鍵問題,很多這種驗(yàn)證和調(diào)試是通過(guò)使用偽隨機(jī)碼序列(PRBS)或循環(huán)測(cè)試碼,并結(jié)合示波器及示波器廠家提供的串行數(shù)據(jù)眼圖和抖動(dòng)分析軟件來(lái)完成的。