
4月11日,在北京國(guó)家國(guó)際會(huì)議中心舉行的英特爾信息技術(shù)峰會(huì)(IDF2012)上,英特爾架構(gòu)事業(yè)部副總裁兼智能系統(tǒng)事業(yè)部總經(jīng)理唐迪曼指出,智能系統(tǒng)主要有兩大類,第一類包括零售業(yè)、醫(yī)療、汽車等個(gè)人體驗(yàn)應(yīng)用。第二類涉
4月11日消息,英特爾公司今日宣布兩名英特爾中國(guó)高管晉升為副總裁:方之熙晉升為英特爾研究院副總裁兼英特爾中國(guó)研究院院長(zhǎng),卞成剛晉升為英特爾技術(shù)與制造事業(yè)部副總裁兼英特爾產(chǎn)品(成都)有限公司總經(jīng)理。英特爾公
傳統(tǒng)方案中常常采用EPROM、EEPROM和Flash存儲(chǔ)程序,NVSRAM具有高速存取時(shí)間和與SRAM相同的接口,因而可用于存儲(chǔ)程序。本文介紹NVSRAM如何與基于程序和數(shù)據(jù)存儲(chǔ)的微處理器進(jìn)行接口,并說(shuō)明選用NVSRAM與現(xiàn)有的其它非易
嵌入式系統(tǒng)應(yīng)用中NV SRAM存儲(chǔ)器的應(yīng)用
嵌入式系統(tǒng)的網(wǎng)絡(luò)互連技術(shù)應(yīng)用分析
Linux操作系統(tǒng)的嵌入式領(lǐng)域面臨新挑戰(zhàn)
Linux操作系統(tǒng)的嵌入式領(lǐng)域面臨新挑戰(zhàn)
目前比較常見(jiàn)的數(shù)據(jù)采集及處理系統(tǒng)是功能完備的微機(jī)系統(tǒng)。這種系統(tǒng)雖然能較快地分析和處理監(jiān)測(cè)到的信號(hào),但往往只能在固定的位置使用,在野外和移動(dòng)的情況下則顯得十分笨重和不便。特別是野外數(shù)據(jù)采集作業(yè),往往需要
設(shè)計(jì)嵌入系統(tǒng)的主要挑戰(zhàn)來(lái)自于需要同時(shí)優(yōu)化眾多設(shè)計(jì)因素。這些需要優(yōu)化的設(shè)計(jì)因素包括單位成本、NRE(不可回收工程)成本、功率、尺寸、性能、靈活性、原型制造時(shí)間、產(chǎn)品上市時(shí)間、產(chǎn)品在市場(chǎng)生存時(shí)間、可維護(hù)性、可
嵌入式系統(tǒng)是先進(jìn)的計(jì)算機(jī)技術(shù)、半導(dǎo)體技術(shù)、電子技術(shù)以及各種具體應(yīng)用相結(jié)合的產(chǎn)物,是技術(shù)密集、資金密集、高度分散、不斷創(chuàng)新的新型集成知識(shí)系統(tǒng)。文中介紹了嵌入式系統(tǒng)的特點(diǎn)及發(fā)展,提出了在嵌入式系統(tǒng)開(kāi)發(fā)過(guò)程
嵌入式系統(tǒng)安全級(jí)別的設(shè)計(jì)
隨著嵌入式技術(shù)在電子信息等領(lǐng)域的快速發(fā)展,對(duì)數(shù)據(jù)存儲(chǔ)設(shè)備容量和性能的要求也日益提高。Nand Flash在這一領(lǐng)域的應(yīng)用越來(lái)越廣泛,由于Nand Flash在寫操作之前需要擦除整塊且使用壽命有限,因此,如何更有效的管理好
嵌入式系統(tǒng)是先進(jìn)的計(jì)算機(jī)技術(shù)、半導(dǎo)體技術(shù)、電子技術(shù)以及各種具體應(yīng)用相結(jié)合的產(chǎn)物,是技術(shù)密集、資金密集、高度分散、不斷創(chuàng)新的新型集成知識(shí)系統(tǒng)。文中介紹了嵌入式系統(tǒng)的特點(diǎn)及發(fā)展,提出了在嵌入式系統(tǒng)開(kāi)發(fā)過(guò)程
一種通用的嵌入式系統(tǒng)ISP方法
IDF2012英特爾中國(guó)研究院提供突破性技術(shù)
基于ARM的嵌入式系統(tǒng)設(shè)計(jì)
基于ARM的嵌入式系統(tǒng)設(shè)計(jì)
基于嵌入式系統(tǒng)在電網(wǎng)遠(yuǎn)程監(jiān)控中的應(yīng)用
新聞發(fā)布-2012年3月-美國(guó)國(guó)家儀器 ( National Instruments, 簡(jiǎn)稱 NI )已于近期發(fā)布了 2012 年嵌入式系統(tǒng)展望報(bào)告, 分享公司關(guān)于嵌入式系統(tǒng)市場(chǎng)的發(fā)展方向的研究結(jié)果。該報(bào)告列出了將會(huì)影響下一代嵌入式系統(tǒng)開(kāi)發(fā)的技術(shù)
0 引言在信號(hào)處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)計(jì)已經(jīng)是系統(tǒng)發(fā)展的一個(gè)重要方向。隨著該系統(tǒng)設(shè)計(jì)的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在某些小型化應(yīng)用的場(chǎng)合中,對(duì)系統(tǒng)體積的要求越來(lái)越高,因此如何在硬