
摘要:提出了一種基于ARM7 和CPLD 架構的數字公交站亭系統(tǒng)。系統(tǒng)通過GPRS 模塊與公交控制中心實時通信,使用CA 認證保證通信的安全性,采用兩塊SRAM 組成具有“乒乓邏輯”的高速緩存確保顯示數據的連續(xù)性
針對目前靶場測試領域尤其是外彈道測試通常采用人工擊發(fā)槍械的方式,存在安全性差、無法精確控制等問題,設計一種基于CPLD技術的槍械電磁扳機控制儀。采用步進電機作為執(zhí)行單元,CPLD作為主控制器實現邏輯控制、通信功能。設計中著重考慮了電磁兼容及安全性,通過機械及電氣兩部分聯(lián)鎖確??刂苾x無誤觸發(fā)。通過靶場試驗,該控制儀能夠適應靶場電磁環(huán)境,而且對其他儀器無干擾,其通信功能還可實現整體測試系統(tǒng)的同步性、自動化、網絡化及遠程控制。
利用CPLD實現數字濾波及抗干擾
基于MAX7000系列CPLD的數據采集系統(tǒng)
觸摸屏是成熟的技術,最基本、也是最常用的是4/5線電阻觸摸屏。很多標準屏支持多種尺寸,可以選擇多種解碼模擬解決方案。電阻觸摸屏支持多種輸入方法,比如手指、觸摸筆、手套和指甲等等。電容觸摸屏是一種新的解決
觸摸屏是成熟的技術,最基本、也是最常用的是4/5線電阻觸摸屏。很多標準屏支持多種尺寸,可以選擇多種解碼模擬解決方案。電阻觸摸屏支持多種輸入方法,比如手指、觸摸筆、手套和指甲等等。電容觸摸屏是一種新的解決
摘要:使用CPLD內部的資源施密特觸發(fā)器和反相器,只需外加一個RC就可以設計出一個穩(wěn)定的振蕩器,為CPLD或外圍器件提供時鐘源。靈活方便的設計及低成本的特性,使之具有很好的產品商業(yè)使用價值。 關鍵字:CPLD;施密
為了提高數據采集卡的速度,同時降低成本,設計一種并行數據采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個系統(tǒng)由AVR與CPLD控制實現,通過MAXl308完成模數轉換,并設計搭建了其外圍電路。采用12路數據存儲模式存儲高速采集的數據。實驗依據存儲要求搭建硬件電路并調試,示波器顯示的波形結果8組脈沖序列完全對齊,沒有出現時序混亂,同時并行處理過程中不相互影響,實現了低成本高速多路采集的設計要求。
摘要:設計基于高速單片機C8051F120和CPLD的高精度大型望遠鏡的伺服控制器,由單片機實現閉環(huán)控制算法、上位機通信和LCD顯示控制,CPLD實現增量式編碼器計數、電機驅動波形發(fā)生以及I/O接口。該控制器可獨立進行電機
摘要:設計基于高速單片機C8051F120和CPLD的高精度大型望遠鏡的伺服控制器,由單片機實現閉環(huán)控制算法、上位機通信和LCD顯示控制,CPLD實現增量式編碼器計數、電機驅動波形發(fā)生以及I/O接口。該控制器可獨立進行電機
臭氧發(fā)生器供電電源是臭氧發(fā)生器的重要組成部分,供電電源的電壓、頻率和波形是影響臭氧發(fā)生器效率的重要因素。發(fā)生器的結構、氣源和冷卻系統(tǒng)確定后,電源系統(tǒng)的性能與品質就成為影響發(fā)生器效率的關鍵?! ? 系
為了實現實時便攜式數字圖像穩(wěn)定系統(tǒng)的現場應用,設計一種基于DSP C6416的實時數字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)由CPLD進行處理邏輯和視頻同步控制,通過兩個雙端口RAM作為數據輸入和輸出的高速緩存,將DSP上的4個Bank信號中的8位和RAM的32位接口間進行數據轉換,并使用EDMA技術進行數據傳輸。系統(tǒng)工作時,通過對片內Cache中數據區(qū)和程序區(qū)的合理分配,QDMA將于預處理處理數據讀入片內,達到高速處理的目的。最后討論了使用內聯(lián)函數和線性流水技術,加快算法軟件的執(zhí)行速度,實現高速實時圖像穩(wěn)定處理。
為了實現實時便攜式數字圖像穩(wěn)定系統(tǒng)的現場應用,設計一種基于DSP C6416的實時數字圖像穩(wěn)定系統(tǒng)。該系統(tǒng)由CPLD進行處理邏輯和視頻同步控制,通過兩個雙端口RAM作為數據輸入和輸出的高速緩存,將DSP上的4個Bank信號中的8位和RAM的32位接口間進行數據轉換,并使用EDMA技術進行數據傳輸。系統(tǒng)工作時,通過對片內Cache中數據區(qū)和程序區(qū)的合理分配,QDMA將于預處理處理數據讀入片內,達到高速處理的目的。最后討論了使用內聯(lián)函數和線性流水技術,加快算法軟件的執(zhí)行速度,實現高速實時圖像穩(wěn)定處理。
本文介紹的智能控制單元采用數字信號處理器(DSP)及嵌入式實時操作系統(tǒng)完成各種數據的處理、通信和算法的設計,而狀態(tài)量的采集和執(zhí)行信號輸出將由復雜可編程邏輯器(CPLD)完成,主要是基于CPLD內部硬件電路結構的可
基于CPLD與μC/OS -Ⅱ的斷路器智能控制單元設計
1 引言 近年來,多電平變換器成為電力電子研究的熱點之一,它主要面向中壓大功率的應用場合。目前,有三種基本的多電平變換器拓撲結構[1]:①二極管箝位型;②飛跨電容型;③級聯(lián)型。 幾種拓撲結構各有其優(yōu)缺點
基于DSP與CPLD的三相五電平變頻器PWM脈沖發(fā)生器
基于Max+PlusⅡ平臺的CMI編碼器的設計方案
雙積分型ADC具有轉換精度高,速度慢的特點,因而被廣泛應用于高精度數字儀器儀表中。該設計的主要創(chuàng)新點是以可編程器件(CPL-D)為核心,采用積分電路、檢零比較器等組成16位ADC,控制部分采用51單片機,能實現自動量程轉換。由于采用了CPLD技術,減少了外界干擾和所占空間,而且大大提高了系統(tǒng)的響應時間,提高了數字電壓表的性能。
本文針對常見調速應用,采用可控硅做為調速元件,采用EPM570T100C5設計和實現了一個通用直流調速模塊,為實現遠距離控制內置了RS 485通信和簡單通信協(xié)議。采用EPM570T100C5作為控制核心,電路簡潔,輸出控制脈沖精確