
可編程邏輯器件CPLD體積小功能強大, Verilog HDL語言簡練,設計思想、電路結構和邏輯關系清晰,本文著重介紹使用Verilog設計CPLD實現雙屏顯示液晶控制器的功能。
本文中,采用在系統(tǒng)可編程邏輯器件EPM7128作為核心來實現對LED點陣顯示的控制,不但簡化了外圍電路、而且易于修改、擴展和維護。
本文中,采用在系統(tǒng)可編程邏輯器件EPM7128作為核心來實現對LED點陣顯示的控制,不但簡化了外圍電路、而且易于修改、擴展和維護。
本文中,采用在系統(tǒng)可編程邏輯器件EPM7128作為核心來實現對LED點陣顯示的控制,不但簡化了外圍電路、而且易于修改、擴展和維護。
本文通過對一個典型順序控制電路梯形圖的VHDL程序設計與時序仿真,表明梯形圖-VHDL設計方法是正確可行的。
本文以Xilinx公司的CoolRunner系列CPLD芯片為例,實現對水下爆炸時沖擊波信號數據的記錄。
本文以Xilinx公司的CoolRunner系列CPLD芯片為例,實現對水下爆炸時沖擊波信號數據的記錄。
本文介紹了一種基于DSP和CPLD的低功耗多路數據采集處理系統(tǒng)。整個系統(tǒng)由DSP和CPLD動態(tài)地設置A/D采樣通道,控制6路16位高精度A/D轉換器ADS7805的啟動和停止。
本文介紹的位同步時鐘的提取方案,原理簡單且同步速度較快。整個系統(tǒng)采用VerilogHDL語言編寫,并可以在CPLD上實現。
本文介紹了一種基于DSP和CPLD的低功耗多路數據采集處理系統(tǒng)。整個系統(tǒng)由DSP和CPLD動態(tài)地設置A/D采樣通道,控制6路16位高精度A/D轉換器ADS7805的啟動和停止。
Atmel(R) Corporation宣布推出符合 ROHS(有害物質限制)標準、電壓為 1.8V 的 ATF15xxBE 系列 CPLD(復雜可編程邏輯器件)。
提出了一種基于CPLD的雷達仿真信號的實現方案,它能為機載雷達測試系統(tǒng)提供所需的多種典型的重頻脈沖及制導信號。
本文介紹了一種新型列車語音記錄設備的系統(tǒng)架構、特點和軟硬件實現方法。
本文就單片機與CPLD/FPGA的接口方式作一簡單介紹,希望對從事單片機和CPLD/FPGA研發(fā)的朋友能有所啟發(fā)。