
引言 芯片的燒寫與自加載是一個(gè)DSP系統(tǒng)能夠順利運(yùn)行的基本條件。在DSP加載技術(shù)方面已經(jīng)有大量文獻(xiàn)和工作成果,比較好地解決了DSP自加載方面的許多基本問題。而傳統(tǒng)的燒寫/加載方案在調(diào)試、更新程序時(shí)需要反復(fù)外
摘要:特定諧波消除是一種以消除某些特定諧波為目的的優(yōu)化脈寬調(diào)制方法。與其它脈寬調(diào)制技術(shù)相比,具有消諧性好,輸出波形質(zhì)量高,電力電子器件開關(guān)頻率低,開關(guān)損耗小,電壓利用率高等特點(diǎn)。本文主要討論利用DSP 芯片
基于DSP 的特定消諧脈寬調(diào)制波的實(shí)現(xiàn)
CEVA公司宣布,其CEVA-TeakLite-III DSP架構(gòu)增添新成員CEVA-TL3211。這款先進(jìn)的DSP內(nèi)核瞄準(zhǔn)市場(chǎng)對(duì)低成本智能手機(jī)以及數(shù)字電視 (DTV)、機(jī)頂盒 (STB) 與藍(lán)光播放器等設(shè)備中高清 (HD) 音頻功能不斷增長的需求。CEVA-TL3
全新DSP 內(nèi)核CEVA-TL3211(CEVA)
摘要:論述了視頻檢測(cè)在智能交通領(lǐng)域的應(yīng)用,分析了目前交通信號(hào)機(jī)系統(tǒng)存在的不足。提出了以TMS320F2812為核心的視頻圖像運(yùn)動(dòng)目標(biāo)檢測(cè)方案,并進(jìn)行了方案的同步信號(hào)分離電路、系統(tǒng)總體結(jié)構(gòu)設(shè)計(jì),以及信號(hào)采樣和數(shù)據(jù)處
基于DSP的車輛狀態(tài)視頻檢測(cè)系統(tǒng)
日前,德州儀器 (TI) 宣布推出一款基于其 TMS320C6678 數(shù)字信號(hào)處理器 (DSP) 之上的業(yè)界最高性能多媒體解決方案,充分滿足移動(dòng)網(wǎng)絡(luò)領(lǐng)域?qū)νǖ烂芏燃案哔|(zhì)量媒體服務(wù)日益增長的需求。C6678 可幫助 OEM 廠商實(shí)現(xiàn)系統(tǒng)級(jí)的
多核 TMS320C6678 DSP(TI)
摘要:在進(jìn)行DSP產(chǎn)品化設(shè)計(jì)時(shí),BootLoader是一項(xiàng)關(guān)鍵技術(shù)。為了更好地解決數(shù)字信號(hào)處理器應(yīng)用程序的加載問題,以TI公司641X系列DSP為例,詳細(xì)論述了DSP的兩種引導(dǎo)方法:ROM引導(dǎo)和主機(jī)HPI引導(dǎo),包括二次代碼編寫、存
TMS320C641X系列DSP引導(dǎo)方法研究
TMS320C641X系列DSP引導(dǎo)方法研究
探測(cè)系統(tǒng)對(duì)輸入的空間瞬態(tài)光輻射信號(hào)進(jìn)行實(shí)時(shí)識(shí)別處理,反演估算出空間瞬態(tài)信號(hào)能量大小并報(bào)告發(fā)生時(shí)刻。采用DSP+CPLD的數(shù)字處理方案,利用dsp的高速數(shù)字信號(hào)處理特性及cold的復(fù)雜邏輯可編程特性,可實(shí)現(xiàn)對(duì)瞬態(tài)信號(hào)的
Tensilica日前宣布,作為新一代4G LTE(長期演進(jìn)技術(shù))設(shè)備基帶DSP(數(shù)字信號(hào)處理器)IP(知識(shí)產(chǎn)權(quán))核的頭號(hào)供應(yīng)商,將會(huì)參展2011年2月14-18日在西班牙巴塞羅那舉行的全球移動(dòng)大會(huì)。如今15家頂級(jí)LTE芯片制造商中
該低功耗數(shù)字接收機(jī)主要是針對(duì)語音信號(hào)的,要處理的信號(hào)都是窄帶的。對(duì)數(shù)字前端中的混頻器送出的模擬窄帶中頻信號(hào)進(jìn)行采樣,產(chǎn)生數(shù)字窄帶中頻信號(hào)。
Tensilica日前宣布,富士通與Tensilica簽署了一項(xiàng)多年的合作協(xié)議,授權(quán)富士通使用音頻、基帶DSP(數(shù)字信號(hào)處理器)和數(shù)據(jù)處理器(DPU)IP核,Tensilica DPU IP核結(jié)合了高性能DSP和嵌入式控制處理器的功能,在相同
Tensilica日前宣布將會(huì)參展2011年2月14-18日在西班牙巴塞羅那舉行的全球移動(dòng)大會(huì)。如今15家頂級(jí)LTE芯片制造商中的8家采用了Tensilica的IP核用于其芯片設(shè)計(jì)。 Tensilica的基帶DSP是基于其可配置Xtensa®數(shù)據(jù)處理
針對(duì)使用硬件描述語言進(jìn)行設(shè)計(jì)存在的問題,提出一種基于FPGA并采用DSP BuildIer作為設(shè)計(jì)工具的數(shù)字信號(hào)處理器設(shè)計(jì)方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設(shè)計(jì)流程,設(shè)計(jì)了一個(gè)12階FIR低通數(shù)字濾波器,通過Quaxtus時(shí)序仿真及嵌入式邏輯分析儀signalTapⅡ硬件測(cè)試對(duì)設(shè)計(jì)進(jìn)行了驗(yàn)證。結(jié)果表明,所設(shè)計(jì)的FIR濾波器功能正確,性能良好。
為了擴(kuò)大監(jiān)控范圍,提高資源利用率,降低系統(tǒng)成本,提出了一種多通道視頻切換的解決方案。首先從視頻信號(hào)分離出行場(chǎng)信號(hào),然后根據(jù)行場(chǎng)信號(hào)由DSP和FPGA產(chǎn)生控制信號(hào),控制多路視頻通道之間的切換,從而實(shí)現(xiàn)讓一個(gè)視頻處理器同時(shí)監(jiān)控不同場(chǎng)景。實(shí)驗(yàn)結(jié)果表明,誼方案可以在視頻監(jiān)控告警系統(tǒng)中穩(wěn)定、可靠地實(shí)現(xiàn)視頻通道的切換。
Tensilica日前宣布,富士通與Tensilica簽署了一項(xiàng)多年的合作協(xié)議,授權(quán)富士通使用音頻、基帶DSP(數(shù)字信號(hào)處理器)和數(shù)據(jù)處理器(DPU)IP核,Tensilica DPU IP核結(jié)合了高性能DSP和嵌入式控制處理器的功能,在相同的功