
隨著紅外成像技術(shù)的快速發(fā)展,紅外測(cè)量電視成為光電跟蹤系統(tǒng)的重要組成部分。紅外相機(jī)的自動(dòng)和連續(xù)調(diào)焦,是保證紅外電視成像質(zhì)量,實(shí)現(xiàn)光電跟蹤系統(tǒng)高精度穩(wěn)定跟蹤的關(guān)鍵技術(shù)。一般來說,影響紅外電視成像的因素有很多,而目標(biāo)的距離和環(huán)境溫度等參數(shù)對(duì)成像質(zhì)量影響較大,如何根據(jù)目標(biāo)距離和環(huán)境溫度等影響目標(biāo)成像質(zhì)量的信息,實(shí)時(shí)調(diào)整相機(jī)的位置,從而獲得清晰的目標(biāo)圖像,需要進(jìn)行廣泛深入的研究,對(duì)實(shí)現(xiàn)紅外跟蹤測(cè)量系統(tǒng)穩(wěn)定高精度跟蹤測(cè)量功能具有重要意義。
FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問題......
單片機(jī)、ARM、DSP這三者的可以說是CPU,那這三者有什么區(qū)別嗎?首先,說CPU,中央處理器,本質(zhì)就是一個(gè)集成電路,實(shí)現(xiàn)的功能就是從一個(gè)地方(如rom)讀出一個(gè)指令,從一個(gè)地方
引言隨著當(dāng)前工業(yè)生產(chǎn)規(guī)模向著大型化方向發(fā)展,生產(chǎn)設(shè)備也向著系統(tǒng)化、規(guī)?;姆较虬l(fā)展,在這種情況下,基于工業(yè)以太網(wǎng)的運(yùn)動(dòng)控制系統(tǒng)在一些數(shù)控系統(tǒng)中得到了很廣泛的應(yīng)用
高速、高密集的數(shù)據(jù)處理需求不斷挑戰(zhàn)著DSP的性能極限,順應(yīng)這些需求,DSP未來將如何發(fā)展?日前,在與ADI工業(yè)部門市場(chǎng)經(jīng)理陸磊的交流中,筆者找到了些許答案。DSP 呈現(xiàn)五大發(fā)
數(shù)字信號(hào)處理芯片(DSP) 具有高性能的CPU(時(shí)鐘性能超過100MHZ)和高速先進(jìn)外圍設(shè)備,通過CMOS處理技術(shù),DSP芯片的功耗越來越低。這些巨大的進(jìn)步增加了DSP電路板設(shè)計(jì)的復(fù)雜性
基于DSP的覆冰機(jī)器人控制系統(tǒng)研究DSP(digital signal processor)是一種獨(dú)特的微處理器,是以數(shù)字信號(hào)來處理大量信息的器件。其工作原理是接收模擬信號(hào),轉(zhuǎn)換為0或1的數(shù)字信
1.引言數(shù)字存儲(chǔ)示波器有別于一般的模擬示波器,它是將采集到的模擬電壓信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),由內(nèi)部的微處理器進(jìn)行分析、處理、存儲(chǔ)、顯示或打印等操作。這類示波器通常具有
核心導(dǎo)讀: 采用分立元件或CPLD、FPGA 進(jìn)行電源的信號(hào)發(fā)生和測(cè)量的設(shè)計(jì),會(huì)增加硬件設(shè)計(jì)復(fù)雜程度,延長(zhǎng)開發(fā)周期。為了簡(jiǎn)化電源信號(hào)發(fā)生及測(cè)量的硬件設(shè)計(jì),縮短開發(fā)周期,本
1.引言數(shù)字存儲(chǔ)示波器有別于一般的模擬示波器,它是將采集到的模擬電壓信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),由內(nèi)部的微處理器進(jìn)行分析、處理、存儲(chǔ)、顯示或打印等操作。這類示波器通常具有
Ladon開發(fā)套件系統(tǒng)采用了 SoC+DSP+Coprocessor 的結(jié)構(gòu),用兩片 Xilinx 公司的高性能 FPGA 和一片 ADI 公司的高端 DSP 芯片為用戶提供了一個(gè)完整的高級(jí)硬件開發(fā)環(huán)境。Ladon
摘要:提出一種DSP 通過EMIF 接口控制復(fù)雜系統(tǒng)的方案。通過將DSP 芯片連接多片F(xiàn)PGA,并利用FPGA 與各種外部芯片連接,使得DSP 通過EMIF 接口就能控制各種芯片,實(shí)現(xiàn)復(fù)雜系
摘要:介紹目前市場(chǎng)上最常見的幾種非易失低功耗靜態(tài)存儲(chǔ)介質(zhì),詳細(xì)說明Compact Flash Card軟、硬件接口;提出基于Compact Flash Card和TI公司的C24x、C28x系列DSP搭建體電信
許多嵌入式處理器都宣稱它們的功耗最低。但是事實(shí)上沒有一顆元件能在所有的應(yīng)用中保持最低功耗,因?yàn)榈凸牡亩x與應(yīng)用環(huán)境習(xí)習(xí)相關(guān),適合某種應(yīng)用的晶片設(shè)計(jì)很可能會(huì)給另
FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問題。本文將首先分別介紹FPGA和DSP的特點(diǎn),然后再從內(nèi)
Si4731Demo板是Silicon Labs在數(shù)年前推出的一款FM/AM接收芯片演示板,在這個(gè)板子上你可以完全演示Si4731主控的收音機(jī)的一系列完整功能。
專注于更高智能互聯(lián)設(shè)備的全球領(lǐng)先信號(hào)處理IP授權(quán)許可廠商CEVA公司發(fā)布用于LTE-Advanced Pro和5G智能手機(jī)的小型高效處理器產(chǎn)品CEVA-X2 DSP,專為應(yīng)對(duì)多載波、多重標(biāo)準(zhǔn)調(diào)制解調(diào)器設(shè)計(jì)中PHY控制之巨大復(fù)雜性而開發(fā)。
DSP數(shù)字信號(hào)處理(DIGITAL Signal Processing,簡(jiǎn)稱DSP)是一門涉及許多學(xué)科而又廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。20世紀(jì)60年代以來,隨著計(jì)算機(jī)和信息技術(shù)的飛速發(fā)展,數(shù)字信
1 雙電動(dòng)機(jī)同步控制系統(tǒng)控制對(duì)象為兩臺(tái)三相直流無刷電動(dòng)機(jī),額定功率為3 kW,額定轉(zhuǎn)速為1 500 r/min,主要用在需要同步行走的場(chǎng)合,控制兩臺(tái)電動(dòng)機(jī)同步行走。直流無刷電動(dòng)
六自由度電磁跟蹤系統(tǒng)根據(jù)電磁感應(yīng)的原理來計(jì)算出目標(biāo)的六個(gè)自由度參數(shù),從而唯一確定目標(biāo)的位 置和姿態(tài)。怎樣由接收到的模擬信號(hào)計(jì)算得到目標(biāo)的位置和姿態(tài)參數(shù)是影響整個(gè)