日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀] 高精度ADC的采樣率不高,測(cè)試關(guān)鍵是要有高精度的信號(hào)源。而高速ADC測(cè)試是一項(xiàng)更具挑戰(zhàn)性的工作,其中采樣時(shí)鐘的Jitter和高速數(shù)字接口是兩個(gè)必須面對(duì)的難題。 采樣時(shí)鐘的Jitter(抖動(dòng))問(wèn)題 隨著輸入信號(hào)和采樣頻率

 

高精度ADC的采樣率不高,測(cè)試關(guān)鍵是要有高精度的信號(hào)源。而高速ADC測(cè)試是一項(xiàng)更具挑戰(zhàn)性的工作,其中采樣時(shí)鐘的Jitter和高速數(shù)字接口是兩個(gè)必須面對(duì)的難題。


采樣時(shí)鐘的Jitter(抖動(dòng))問(wèn)題


隨著輸入信號(hào)和采樣頻率的增大,ADC的采樣時(shí)鐘所攜帶的Jitter,在很大程度上影響到測(cè)試結(jié)果,使之成為一項(xiàng)很艱難的工作。這中間有兩個(gè)重要的關(guān)系需要考慮,第一個(gè)重要的關(guān)系見(jiàn)圖1的推導(dǎo)。

這是在暫不考慮量化誤差的情況下,ADC的采樣時(shí)鐘所攜帶的Jitter與ADC信噪比之間的關(guān)系。這一關(guān)系也表明ADC的信噪比會(huì)受采樣時(shí)鐘Jitter所限。公式推導(dǎo)中,在計(jì)算采樣誤差幅度時(shí),選取了t=0的時(shí)刻,因?yàn)榇藭r(shí)正弦信號(hào)的斜率最大,得到的采樣誤差最大。表1是由式1得到的結(jié)果,從中可以看到,被測(cè)試的輸入信號(hào)頻率越大,對(duì)信噪比的要求越高,則對(duì)采樣時(shí)鐘Jitter的要求越苛刻。如輸入信號(hào)是50.1MHz的正弦波,在不考慮量化誤差的情況下,信噪比要測(cè)到55dB,則要求采樣時(shí)鐘的Jitter不能大于5.649140981ps。如果再考慮量化誤差的帶來(lái)的影響,則需要更小的Jitter。

時(shí)鐘Jitter并不是高速ADC性能的唯一限制。需要考慮的第二個(gè)重要的關(guān)系是ADC的分辨率與信噪比之間的關(guān)系,

即SNR=6.02×Bits+1.76——(2)

這是從量化噪聲方面考慮得到的公式,由它可以計(jì)算理想ADC信噪比的理論上限。
綜合考慮以上兩點(diǎn),再加上DNL和熱噪聲的因素,得到以下的簡(jiǎn)化公式。
 

式中第二項(xiàng)表示除采樣時(shí)鐘Jitter之外的因素,包括量化噪聲、DNL和熱噪聲,N代表ADC的位數(shù)。由這個(gè)公式,可以計(jì)算出測(cè)試ADC時(shí)所能容忍的采樣時(shí)鐘的最大Jitter。具體的做法是,輸入很低頻率的信號(hào),做一次SNR測(cè)量,使得式3中第一項(xiàng)可以忽略不計(jì),從而得到ε的值。然后根據(jù)ε和芯片可能達(dá)到的SNR,再次利用此公式,去計(jì)算出能允許的采樣時(shí)鐘的最大Jitter,從而判斷測(cè)試系統(tǒng),例如ATE設(shè)備提供的時(shí)鐘,是否能夠滿足測(cè)試要求。

ADC高速接口問(wèn)題
伴隨ADC向高速發(fā)展的趨勢(shì),其數(shù)據(jù)輸出速率也越來(lái)越高(圖2)。在多通道ADC中,由于采用并行轉(zhuǎn)串行的技術(shù),會(huì)要求更高的數(shù)據(jù)傳輸速率。目前高速ADC一般采用高速、低擺幅的差分信號(hào)輸出,如LVDS和SLVS。怎樣才能準(zhǔn)確無(wú)誤地接收到這些高速,低擺幅的信號(hào),是高速ADC測(cè)試所要解決的另一個(gè)重要問(wèn)題。

由于輸出信號(hào)擺幅低,如LVDS,單端擺幅只有350mV,如果測(cè)試所用的ATE設(shè)備以單端信號(hào)的方式,分別對(duì)兩路差分信號(hào)進(jìn)行采樣,由于這種方法破壞了差分信號(hào)的抗干擾結(jié)構(gòu),再加上信號(hào)速度高,使得采樣時(shí)ADC的輸出信號(hào)很容易被環(huán)境噪聲所淹沒(méi),出現(xiàn)誤碼。所以這時(shí)就要求ATE設(shè)備在采樣通道中,集成有真正的差分比較器,以保證采集這種低擺幅差分信號(hào)的正確性。
 

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時(shí)間同步技術(shù)展開(kāi),作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時(shí)間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點(diǎn),并以...

關(guān)鍵字: 時(shí)鐘 時(shí)間同步 同步技術(shù) 智能汽車

工業(yè)自動(dòng)化、醫(yī)療電子及精密測(cè)試領(lǐng)域,微弱信號(hào)的精準(zhǔn)采集與處理是系統(tǒng)性能的核心挑戰(zhàn)。以24位Σ-Δ ADC為核心的高精度數(shù)據(jù)轉(zhuǎn)換系統(tǒng),結(jié)合激光修調(diào)電阻陣列的微弱信號(hào)調(diào)節(jié)器,通過(guò)動(dòng)態(tài)元件匹配(DEM)技術(shù)與激光微納加工工藝的...

關(guān)鍵字: ADC 動(dòng)態(tài)元件匹配

2025年7月8日,致力于亞太地區(qū)市場(chǎng)的國(guó)際領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下品佳推出基于微芯科技(Microchip)dsPIC33CK256MP506主控MCU的3.3KW雙向圖騰柱PFC逆變電源方案...

關(guān)鍵字: 電源 MCU ADC

納祥科技在原來(lái)的基礎(chǔ)上更新了一款高性能音頻I2S 114DB ADC,它能夠以高達(dá)192kHz的采樣率,執(zhí)行立體聲模擬到數(shù)字轉(zhuǎn)換,最高支持24位串行值,并具備114dB動(dòng)態(tài)范圍,-100dB THD+N,功能可覆蓋CS5...

關(guān)鍵字: 納祥科技 ADC 國(guó)產(chǎn)芯片

最新 DSC 器件配備專用外設(shè),適用于數(shù)據(jù)中心電源及其他復(fù)雜實(shí)時(shí)系統(tǒng)

關(guān)鍵字: PWM 分辨率 ADC 數(shù)字信號(hào)控制器

在電子系統(tǒng)設(shè)計(jì)中,模數(shù)轉(zhuǎn)換器(ADC)的前端輸入配置是至關(guān)重要的環(huán)節(jié),它直接關(guān)系到信號(hào)采集的精度、穩(wěn)定性和可靠性。ADC前端輸入配置的選擇不僅需要考慮信號(hào)的特性、系統(tǒng)的需求,還需要兼顧成本、功耗以及實(shí)現(xiàn)的復(fù)雜度。

關(guān)鍵字: ADC 電源

便攜式血糖儀作為糖尿病管理的核心工具,其信號(hào)鏈性能直接影響檢測(cè)精度與用戶體驗(yàn)。隨著超小型ADC(模數(shù)轉(zhuǎn)換器)技術(shù)的突破,通過(guò)優(yōu)化信號(hào)鏈設(shè)計(jì)可顯著提升血糖儀的靈敏度、功耗與集成度。本文以凌力爾特(Linear Techno...

關(guān)鍵字: ADC 便攜式血糖儀

在工業(yè)自動(dòng)化領(lǐng)域,工業(yè)信號(hào)調(diào)節(jié)器作為核心硬件設(shè)備,承擔(dān)著信號(hào)采集、轉(zhuǎn)換、傳輸與隔離的關(guān)鍵任務(wù)。其硬件設(shè)計(jì)需兼顧信號(hào)精度、抗干擾能力、實(shí)時(shí)性與安全性,尤其需重點(diǎn)優(yōu)化信號(hào)調(diào)理電路、模數(shù)/數(shù)模轉(zhuǎn)換(ADC/DAC)模塊以及隔離...

關(guān)鍵字: ADC DAC 隔離模塊

上海2025年3月27日 /美通社/ -- 邁威生物(688062.SH),一家全產(chǎn)業(yè)鏈布局的創(chuàng)新型生物制藥公司,與英矽智能,一家由生成式人工智能驅(qū)動(dòng)的生物醫(yī)藥科技公司宣布達(dá)成戰(zhàn)略合作,基于雙方各自在 ADC 研發(fā)和人工...

關(guān)鍵字: ADC AI 人工智能 智能驅(qū)動(dòng)

只要FPGA設(shè)計(jì)中的所有資源不全屬于一個(gè)時(shí)鐘域,那么就可能存在跨時(shí)鐘域問(wèn)題,因?yàn)楫惒竭壿嬈鋵?shí)也可以看做一種特殊的跨時(shí)鐘域問(wèn)題。

關(guān)鍵字: FPGA 時(shí)鐘
關(guān)閉