日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > EDA > 電子設計自動化
[導讀]VirtexE系列是XILINX公司生產(chǎn)的新型FPGA芯片,可用來進行數(shù)十萬邏輯門級的系統(tǒng)設計和百兆赫茲級的高速電路設計。

   摘要:VirtexE系列是XILINX公司生產(chǎn)的新型FPGA芯片,可用來進行數(shù)十萬邏輯門級的系統(tǒng)設計和百兆赫茲級的高速電路設計。文中介紹了XCV50E芯片的結構特性、設計流程和配置過程,給出了具體的電路圖和配置流程圖。

    關鍵詞:FPGA 可配置邏輯塊 設計流程 配置

XCV50E是XILINX公司VirtexE系列系統(tǒng)級FPGA芯片中的一員。其主要資源有71693個系統(tǒng)門、65536位塊內(nèi)存和176個用戶I/O口(其中包括83對差分I/O口)。主要特性有:1.8V超低核心電壓、支持20種高速總線標準、八個全數(shù)字延遲鎖定環(huán)、0.18微米6層金屬工藝、支持IEEE 1149.1邊界掃描。VirtexE系列FPGA芯片具有卓越的整體性能和高速特性,是實現(xiàn)高速系統(tǒng)級設計的優(yōu)選芯片。下面以XCV50E為例,介紹VirtexE系列FPGA的結構特性和開發(fā)流程。

1 XCV50E芯片的結構

XCV50E芯片主要由四部分組成,其結構圖如圖1所示,芯片中央是由16×24個可編程邏輯塊(CLB)構成的CLB陣列,用以實現(xiàn)芯片的主要邏輯功能。芯片中16個4kB的塊內(nèi)存(Block RAM

或BRAM)組成4個塊內(nèi)存槽,位于CLK陣列的兩端及接近芯片中心的位置。塊內(nèi)存可用作高速RAM或FIFO。環(huán)繞CLB陣列的是叫做VersaRing的布線資源,它連接內(nèi)部的邏輯信號到輸入輸出單元。輸入輸出單元位于芯片周邊,用以實現(xiàn)不同標準信號(如LVDS、CMOS、GTL)間的和轉換。

1.1 可配置邏輯塊

可配置邏輯塊是FPGA的核心部分,主要用來實現(xiàn)各種邏輯功能。其內(nèi)部結構見圖2所示。每個可配置邏輯塊包括左右兩個功能片。每個功能片包括兩個邏輯單元。每個邏輯單元由一個四輸入查找表(LUT)、一個進位邏輯和一個寄存器組成。查找表可作為函數(shù)產(chǎn)生器來使用,也可用作高速16位移位寄存器或16×1的隨機存取內(nèi)存(RAM)。為擴展芯片的邏輯功能,在每個功能片中還設有一個F5復選器,在每個邏輯塊中設有一個F6復選器,可分別用以實現(xiàn)9輸入的函數(shù)和19輸入的函數(shù)。

1.2 通用布線資源

芯片內(nèi)部與可配置邏輯塊陣列相匹配的是通用布線矩陣陣列(GRM)。GRM是開關矩陣,它用足夠的連線將對應的可配置邏輯連接到相鄰可配置邏輯塊和部分遠端的可配置邏輯塊。芯片內(nèi)有許多雙向長線分別橫貫和縱貫整個芯片,利用它們可以快速高效地分配信號。通過通用布線資源,各個可配置邏輯塊和塊內(nèi)存構成了一個高速動作的統(tǒng)一整體。

圖2

    1.3 VersaRing布線資源

VersaRing環(huán)繞著芯片中央的CLB陣列,它將陣列信號與芯片I/O管腳相連。VersaRing以毫微秒級的速度將任一內(nèi)部邏輯信號連接到芯片的任一I/O管腳。正是由于XCV50E這種信號分配的任意性,使得XCV50E的設計工作可以與電路板制版并行進行,從而大大縮短了開發(fā)周期。

1.4 延遲鎖存環(huán)(DLL)

芯片內(nèi)有八個延遲鎖定環(huán),借助它們可以實現(xiàn)高速零時延的時鐘信號,延遲鎖定環(huán)的輸入時鐘范圍是25MHz~350MHz,輸出時鐘的傳輸時延為零,邊沿抖動小于60ps。鎖定環(huán)可對時鐘進行二倍頻或2~16倍分頻,并可進行90o、180o、270o的移相操作。使用延遲鎖定環(huán)可有效解決高速應用中信號的時滯和抖動問題。

2 XCV50E的開發(fā)

筆者使用Xilin Foundation F4.1來開發(fā)

XCV50E芯片。Xilin Foundation F4.1是Xilinx公司主要的FPGA芯片開發(fā)平臺之一?;谠撈脚_可實現(xiàn)XCV50E芯片從設備構想到此特流下載的全部過程。圖3所示是基于該平臺開發(fā)XCV50E的設計流程。該平臺的由設計入口工具、設計實現(xiàn)工具、設計驗證工具三大部分構成。設計入口工具接收各種圖形或文字的設計輸入,并最終生成網(wǎng)絡表文件。設計實現(xiàn)工具將網(wǎng)絡表轉化為配置比特流,并下載到器件。設計驗證工具用來對設計中的邏輯關系及輸出結果進行仿真和時序阻制分析。

    對于系統(tǒng)級設計,一般可以使用基于原理圖的層次化設計,過程如下:先以系統(tǒng)結構原理圖作為頂層圖,自上而下的構造基于模塊的結構子圖,同時自下而上的將結構子圖的結構子圖,同時自下而上的將結構子圖具體體(用VHDL評議或元件互連關系表示出來),并對每個模塊和子圖進行功能性仿零點,以保證每層邏輯關系都是正確進行功能性仿真,以保證每層邏輯關系都是正確的。頂層原理圖具體化并完成功能仿真后,再添加必要的輸入輸出元件,即可合成系統(tǒng)網(wǎng)絡表。之后,對系統(tǒng)網(wǎng)絡表進行翻譯、映射、放置和布線,并利用流程引擎產(chǎn)生的時序信息進行時序仿真和時序分析。然后采用修改入口設計、設置各種屬性和限制、調(diào)整其片布局等方法完善設計,直到達到設計要求,最后將優(yōu)化后的配置比特流下載到FPGA芯片中。

3 XCV50E的應用配置

XCV50E芯片是基于靜態(tài)RAM(SRAM)的FPGA,其配置信息必須固化到另外的可編程ROM(PROM)芯片中。系統(tǒng)加電后,XCV50E芯片首先從PROM中讀取配置信息并加載到配置內(nèi)存中。VirtexE系列芯片中支持四種配置模式,分別為主串行模式、從串行模式、并行模式和邊界掃描模式。

圖4是XCV50E在主串行模式的配置電路圖。圖中配置模式選擇位M2、M1、M0均連接到地;PROGRAM為FPGA配置控制信號;FPGA的配置數(shù)據(jù)輸入管腳DIN連接到PROM芯片XC18V01的數(shù)據(jù)輸出腳DATA;初始化指示信號INIT用作XC08V01的復位信號;配置完成信號DONE用作PROM的片選信號。配置過程如下:當系統(tǒng)加電并且PROGRAM首腳升高后,配置過程開始,XCV50E首先進行內(nèi)部的初始經(jīng),初始化完成后,VCV50E釋放INIT管腳,并從下一個配置時鐘的上升沿開始從PROM中讀入配置數(shù)據(jù)流;全部數(shù)據(jù)讀完后,F(xiàn)PGA發(fā)出配置結束信號DONE來關閉PROM,配置過程結束。下一個時鐘起,XCV50E運行啟動進程,之后就可以按設定的程序工作了。圖5給出了XCV50E的配置流程圖。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: 驅動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設備,其驅動電源的性能直接關系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅動電源設計中至關重要的兩個環(huán)節(jié),集成化方案的設計成為提升電機驅動性能的關鍵。

關鍵字: 工業(yè)電機 驅動電源

LED 驅動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設備的使用壽命。然而,在實際應用中,LED 驅動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設計、生...

關鍵字: 驅動電源 照明系統(tǒng) 散熱

根據(jù)LED驅動電源的公式,電感內(nèi)電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關鍵字: LED 設計 驅動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術之一是電機驅動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅動系統(tǒng)中的關鍵元件,其性能直接影響到電動汽車的動力性能和...

關鍵字: 電動汽車 新能源 驅動電源

在現(xiàn)代城市建設中,街道及停車場照明作為基礎設施的重要組成部分,其質(zhì)量和效率直接關系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關鍵字: 發(fā)光二極管 驅動電源 LED

LED通用照明設計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關鍵字: LED 驅動電源 功率因數(shù)校正

在LED照明技術日益普及的今天,LED驅動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關鍵字: LED照明技術 電磁干擾 驅動電源

開關電源具有效率高的特性,而且開關電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅動電源

關鍵字: LED 驅動電源 開關電源

LED驅動電源是把電源供應轉換為特定的電壓電流以驅動LED發(fā)光的電壓轉換器,通常情況下:LED驅動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: LED 隧道燈 驅動電源
關閉