日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]在一些需要特殊運(yùn)算的應(yīng)用電路中,只讀存儲(chǔ)器ROM是關(guān)鍵元件,設(shè)計(jì)人員通常利用ROM創(chuàng)建各種查找表,從而簡化電路設(shè)計(jì),提高電路的處理速度和穩(wěn)定性。FPGA是基于SRAM的可編程器件。掉電后FPGA上的配置信息將全部丟失,

在一些需要特殊運(yùn)算的應(yīng)用電路中,只讀存儲(chǔ)器ROM是關(guān)鍵元件,設(shè)計(jì)人員通常利用ROM創(chuàng)建各種查找表,從而簡化電路設(shè)計(jì),提高電路的處理速度和穩(wěn)定性。FPGA是基于SRAM的可編程器件。掉電后FPGA上的配置信息將全部丟失,所以由FPGA構(gòu)造的數(shù)字系統(tǒng)在每次上電后要依賴于外部存儲(chǔ)器來主動(dòng)配置或在線被動(dòng)配置。真正意義上的ROM應(yīng)具有掉電后信息不丟失的特性,因此利用FPGA實(shí)現(xiàn)的ROM只能認(rèn)為器件處于用戶狀態(tài)時(shí)具備ROM功能。使用時(shí)不必要刻意劃分,而ROM單元的初始化則是設(shè)計(jì)人員必須面對(duì)的問題。本文討論FPGA的ROM初始化問題,詳細(xì)介紹mit文件的創(chuàng)建與使用。

2 基于FPGA的ROM的實(shí)現(xiàn)

基于MAX+PLUSⅡ軟件平臺(tái),F(xiàn)PGA可編程器件實(shí)現(xiàn)ROM功能比較簡單。只需運(yùn)行MAX+PLUSⅡ,選擇圖形輸入,在新建頁的空白處雙擊并在彈出的對(duì)話框中選擇d:\maxplus2\max2lib\mega_lpm,調(diào)用軟件提供的參數(shù)可調(diào)庫(mega_lpm),找出參數(shù)化ROM宏模塊(lpm_rom),如圖1所示。表1列出lpm_ROM宏模塊的端口及參數(shù)設(shè)置。

 

根據(jù)需要選擇必要的Address[]、q[]兩個(gè)端口創(chuàng)建加法運(yùn)算的查找表。引入lpm_ROM宏模塊后,一定要把LPM_ADDRESS_CONTROL設(shè)置為″UNREGISTERED″,否則編譯報(bào)錯(cuò)。本系統(tǒng)設(shè)計(jì)選用了Altera公司的FLEX10K系列的FPGA(EPF10K10LC84-4),其模塊結(jié)構(gòu)如圖2所示?!?/p>

引入lpm_ROM宏模塊后,開始ROM的初始化,這是運(yùn)用lpm_ROM宏模塊做為系統(tǒng)開發(fā)的關(guān)鍵。ROM初始化就是要在對(duì)應(yīng)的地址賦初始值以實(shí)現(xiàn)查找表的功能。在系統(tǒng)編譯之前一定要先設(shè)置LPM_FILE參數(shù)。實(shí)際上就是要加入一個(gè)mif文件或hex文件。以下詳細(xì)討論在MAX+PLUSⅡ環(huán)境下mif文件的創(chuàng)建和使用。

3 lpm_ROM初始化及mif文件

3.1 mif文件的格式及創(chuàng)建

3.1.1 mif文件格式

mif文件是在編譯和仿真過程中作為存儲(chǔ)器(ROM或RAM)初始化輸入的文件,即memory initialization file。mif文件格式為:

3.1.2 mif文件創(chuàng)建

mif文件的創(chuàng)建很簡單,主要有兩種方法,一種是在MAX+PLUSⅡ環(huán)境下,新建文件,選文本輸入,保存為mif文件。另一種方法是建立一個(gè)txt文件,然后將擴(kuò)展名改成mif即可。

3.2 mif文件的使用

依上述方法創(chuàng)建的mif文件只是一個(gè)空文件,在lpm_ROM宏模塊的LPM_FILE中引入這樣的文件,僅僅能幫助lpm_ROM宏模塊通過編譯并把所有的存儲(chǔ)單元初始化為零。且在編譯出現(xiàn):Warning:Can't find data in initial memory content[MIF/HEX]file。

mif文件的格式是固定的,對(duì)于前4行(DEPTH,WIDTH,ADDRESS_RADIX,DATA_RADIX),前2個(gè)參數(shù)應(yīng)與lpm_ROM宏模塊LPM_WIDTHAD和LPM_WIDTH相關(guān)聯(lián),后2個(gè)參數(shù)為了方便一般設(shè)置為DEC(十進(jìn)制)。關(guān)鍵是文件內(nèi)容的begin與end之間的部分。mif文件的使用就是修改begin與end之間的內(nèi)容。主要有兩種修改方法。

3.2.1 mif文件的修改方法1

mif文件的使用,即修改begin與end之間的內(nèi)容,最常用的就是高級(jí)語言法。本文借助實(shí)例給以說明,并給出相應(yīng)的m(Matlab)語言程序。

設(shè)計(jì)要求:8位地址輸入,8位數(shù)據(jù)輸出,輸出數(shù)等于地址高4位對(duì)應(yīng)的數(shù)加低4位對(duì)應(yīng)的數(shù),即實(shí)現(xiàn)1個(gè)4位二進(jìn)制加法的查找表。這里只用到lpm_ROM宏模塊的Address[]、q []兩個(gè)端口。lpm_ROM宏模塊及mif文件格式如圖3所示。

采用MATLAB語言產(chǎn)生含有begin與end之間內(nèi)容的txt文件,M文件的內(nèi)容為:

保存并運(yùn)行,然后打開aaa.txt文件(默認(rèn)路徑C:\MATLAB701\aaa.txt),拷貝到mif文件的begin與end之間,即完成了對(duì)該文件的修改。使用高級(jí)語言修改mif文件速度快,準(zhǔn)確度高且能實(shí)現(xiàn)復(fù)雜運(yùn)算。適用于數(shù)據(jù)較多的場合。

mif文件的修改方法2是在MAX+PLUSⅡ環(huán)境下,直接修改lpm_ROM存儲(chǔ)器的各存儲(chǔ)單元的內(nèi)容。步驟如下:先引入lpm_ROM宏模塊,新建aa.mif文件并加載到LPM_FILE中,編譯完成后,波形編輯,然后仿真。此時(shí)MAX+PLUSⅡ會(huì)增加一個(gè)initialize菜單,點(diǎn)擊initialize->initialize memory…,即可在彈出的對(duì)話框中編輯存儲(chǔ)器各單元內(nèi)容,如圖4所示。

各存儲(chǔ)單元輸入后,點(diǎn)擊Export File…,在彈出的對(duì)話框中確定要輸出的mif文件名,即完成了對(duì)mif文件的修改。這種方法適合數(shù)據(jù)量較小的場合,比較簡單直觀。

以四位二進(jìn)制加法查找表為例,分別采用以上兩種方法對(duì)mif文件進(jìn)行修改,仿真如下圖5所示。

仿真顯示,兩種方式下均正確實(shí)現(xiàn)了四位二進(jìn)制加法查找表。

4 結(jié)束語

本文詳細(xì)討論了基于FPGA的mif文件創(chuàng)建與使用,對(duì)于mif文件創(chuàng)建與使用均給出了兩種可行性的方法。mif文件具有固定格式,而對(duì)mif文件使用主要就是對(duì)mif。文件begin與end之間的內(nèi)容進(jìn)行修改。本文以四位二進(jìn)制加法查找表的實(shí)現(xiàn)為例,給出了m(Matlab)語言源程序。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

杭州2026年3月30日 /美通社/ -- 2026年3月27日,DEKRA德凱杭州新辦公室喬遷剪彩儀式在濱江區(qū)順利舉行。DEKRA德凱集團(tuán)亞太區(qū)高級(jí)副總裁、中國大...

關(guān)鍵字: 可持續(xù)發(fā)展 ROM NI AN

中國,上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(dá)(NVIDIA) Halos AI系統(tǒng)檢測(cè)實(shí)驗(yàn)室生態(tài)體系。該實(shí)驗(yàn)室是首個(gè)獲得美國國家標(biāo)準(zhǔn)協(xié)會(huì)認(rèn)...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

在工業(yè)自動(dòng)化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨(dú)特的“飛過處理”機(jī)制,已成為實(shí)時(shí)控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲(chǔ)轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個(gè)從站時(shí),硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計(jì)流程中,硬件與軟件的“割裂”往往是導(dǎo)致項(xiàng)目延期的元兇。當(dāng)RTL代碼還在仿真階段時(shí),軟件團(tuán)隊(duì)只能基于指令集模擬器(ISS)進(jìn)行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實(shí)硬件的時(shí)序細(xì)節(jié)。此時(shí),F(xiàn)PGA原型驗(yàn)...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計(jì)算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對(duì)多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實(shí)時(shí)性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關(guān)鍵字: 邊緣計(jì)算 NVIDIA Jetson FPGA

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實(shí)現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺(tái)。然而,面對(duì)1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理(DSP)算法時(shí),DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運(yùn)算(MAC)的優(yōu)化實(shí)現(xiàn),分享流水線設(shè)計(jì)與資源復(fù)用的實(shí)用技巧,幫助開發(fā)者在有限資源下實(shí)現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在異構(gòu)計(jì)算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們?cè)噲D通過OpenCL將FPGA納入統(tǒng)一計(jì)算平臺(tái)時(shí),一個(gè)巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA

將成熟的ASIC設(shè)計(jì)遷移至FPGA平臺(tái),絕非簡單的“復(fù)制粘貼”。ASIC設(shè)計(jì)追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至?xí)r序收...

關(guān)鍵字: ASIC FPGA

在高性能FPGA設(shè)計(jì)中,DSP48E2 Slice絕非僅僅是一個(gè)簡單的乘法單元。若將其僅視為“硬件乘法器”,將極大浪費(fèi)其潛在的算力。作為Xilinx UltraScale+架構(gòu)的核心算術(shù)引擎,DSP48E2集成了預(yù)加器、...

關(guān)鍵字: DSP48E2 FPGA
關(guān)閉