日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]引言在廣播和傳輸系統(tǒng)中,采用一種或者兩種串行接口來傳輸數(shù)字視頻:沒有壓縮的數(shù)據(jù)使用視頻串行數(shù)字接口(SDI)。壓縮數(shù)據(jù)使用異步串行接口(ASI),在視頻設(shè)備中,主要采用移動圖像和電視工程師聯(lián)盟(SMPTE)定義的SDI來

引言

在廣播和傳輸系統(tǒng)中,采用一種或者兩種串行接口來傳輸數(shù)字視頻:沒有壓縮的數(shù)據(jù)使用視頻串行數(shù)字接口(SDI)。壓縮數(shù)據(jù)使用異步串行接口(ASI),在視頻設(shè)備中,主要采用移動圖像和電視工程師聯(lián)盟(SMPTE)定義的SDI來傳送視頻和音頻數(shù)據(jù)。

視頻設(shè)備能夠支持標(biāo)準(zhǔn)清晰度(SD)、高清晰度(HD)數(shù)字視頻格式,或者同時支持。SD視頻傳輸?shù)腟DI速率為270Mbps、360Mbps或者540Mbps,而HD視頻傳輸?shù)腟DI速率為1.485 Gbps或者1.485/1.001 Gbps。HD提供高質(zhì)量的視頻,代表了今后數(shù)字視頻廣播的發(fā)展方向。隨著HD視頻需求的增長,要求硬件能夠處理HD技術(shù)所需的大數(shù)據(jù)吞吐量。

在數(shù)字視頻傳送系統(tǒng)中,數(shù)據(jù)傳送的主要方式是ASI的270Mbps單節(jié)目傳送流(SPTS)或者多節(jié)目傳送流(MPTS),這些方式由數(shù)字視頻廣播(DVB)協(xié)會定義。

廣播設(shè)備開發(fā)人員通常使用ASSP來實現(xiàn)SDI和DVB-ASI功能,也可以利用可編程邏輯器件(PLD),使用PLD中的邏輯和其他嵌入式資源構(gòu)建所需的各種數(shù)字功能,以實現(xiàn)這些接口。通過使用PLD??梢燥@著降低總成本。某些情況下,在每ASI通道或者每SDI端口的基礎(chǔ)上,PLD不到ASSP成本的1/10。

SDI的可編程邏輯解決方案

要達到SDI和DVB-ASI需要的270Mbps數(shù)據(jù)速率,可編程解決方案需要提供以下功能:

LVDS I/O

足夠的邏輯容量

數(shù)據(jù)恢復(fù)能力

產(chǎn)生時鐘信號的PLL

對于HD-SDI數(shù)據(jù)速率,需要采用支持嵌入式SERDES技術(shù)、時鐘數(shù)據(jù)恢復(fù),并集成了高速收發(fā)器通道的PLD,例如Altera的Stratix GX系列FPGA。

圖1所示為Altera可編程邏輯中實現(xiàn)SD-SDI和HD-SDI功能所需的構(gòu)成單元。SD-SDI解決方案在邏輯單元(LE)中利用過采樣技術(shù)來恢復(fù)數(shù)據(jù)。FPGA中的基本構(gòu)建模塊LE在SERDES模塊中表示為“軟邏輯”。在HD-SDI解決方案中,嵌入式SERDES和CDR電路完成時鐘和數(shù)據(jù)恢復(fù)功能。

 

 

HD-SDI方案中的其他功能包括發(fā)射機側(cè)的線編號插入和循環(huán)冗余校驗(CRC)計算,以及接收機側(cè)的線編號提取和循環(huán)冗余校驗。

基于可編程邏輯的DVB-ASI解決方案

可以采用FPGA來實現(xiàn)DVB-ASI所需的數(shù)據(jù)速率,F(xiàn)PGA為ASI接收機和發(fā)射機輸入基準(zhǔn)時鐘提供PLL。Altera的Cyclone、Stratix和Stratix GX系列FPGA具備這些功能。圖2所示為在FPGA中實現(xiàn)DVB-ASI所需的構(gòu)成單元,包括發(fā)射機和接收機耦合的回環(huán)通道,以及用于內(nèi)置測試操作的偽隨機二進制序列(PRBS)校驗器和PRBS產(chǎn)生器。

ASI接收機組成為:

解串器,將到達的串行數(shù)據(jù)轉(zhuǎn)換為10比特寬的并行數(shù)據(jù)

過采樣接口,實現(xiàn)數(shù)據(jù)恢復(fù)和位同步

字對齊

8位/10位編碼器,將10位并行數(shù)據(jù)轉(zhuǎn)換為8位原始數(shù)據(jù)

同步狀態(tài)機探測字同步或者同步丟失

速率匹配FIFO緩沖匹配到達比特和發(fā)送(或者系統(tǒng))時鐘的速率。

圖3所示為ASI接收機的構(gòu)成單元,ASI發(fā)射機含有一個8位/10位編碼器和一個串化器,編碼器將8位寬的字轉(zhuǎn)換為10位,串化器將10位并行字轉(zhuǎn)換為串行數(shù)據(jù),采用一個10位移位寄存器實現(xiàn)該功能,以字速率從編碼器輸入,以LVDS輸出緩沖比特率輸出。27M赫茲基準(zhǔn)時鐘乘以10的PLL提供比特率時鐘,支持抖動受控ASI傳輸串化。ASI發(fā)射機構(gòu)成單元如圖4所示。

 

 

 

在可編程邏輯中實現(xiàn)SDI和DVB-ASI

一般情況下,采用FPGA實現(xiàn)一個ASI通道需要的LE數(shù)量小于1000,Cyclone Ⅱ FPGA每通道成本低于1美元,比現(xiàn)有ASSP方案低得多。

一個10位SD-SDI全雙工端口在Altera FPGA中只需要400個LE。對于Cyclone Ⅱ FPGA中的10位SD-SDI數(shù)據(jù),其每端口成本也遠遠低于現(xiàn)有的ASSP方案。對于20位HD-SDI數(shù)據(jù),收發(fā)器通道邏輯大約需要1000個LE,在Stratix GX器件中實現(xiàn)這些邏輯時,每端口成本等于甚至低于ASSP的每端口成本。當(dāng)考慮到可編程邏輯的其他集成性能時,Stratix GX方案的優(yōu)勢更加突出。

可編程邏輯集成功能還具有其他優(yōu)勢

在典型應(yīng)用中,DVB-ASI和SDI只是廣播設(shè)備全部功能的一部分,例如,DVB-ASI通常用于廣播數(shù)據(jù)轉(zhuǎn)發(fā)系統(tǒng),需要進行視頻復(fù)用、壓縮、調(diào)制和解調(diào)、時隙復(fù)用、編解碼等信號處理,這些操作需要前向糾錯(FEC)、濾波、間插、正交振幅調(diào)制(QAM)映射、Viterbi和Reed-Solomon解碼等數(shù)字信號處理功能。這些功能可以利用FPGA中的資源來實現(xiàn),包括LE、Cyclone Ⅱ器件中的乘法器,以及Stratix器件中的DSP模塊。

通過將這些功能集成到幾個器件中,基于FPGA的解決方案進一步降低了開發(fā)成本,節(jié)省了電路板空間,降低了系統(tǒng)復(fù)雜性,FPGA所具有的靈活性使開發(fā)人員能夠定制實現(xiàn)設(shè)計中每一單元之間的接口,在最短的時間內(nèi)加入各種功能,突出設(shè)計質(zhì)量,設(shè)計人員還可以得到與單個可編程器件相同的ASI通道或者SDI端口數(shù),而采用ASSP就必須使用多個分立器件。

參考設(shè)計加速產(chǎn)品上市

在SDI參考設(shè)計中,對三個SMPTE建議抖動參數(shù)進行了評估:

抖動產(chǎn)生器——器件或者系統(tǒng)產(chǎn)生一個串行數(shù)字信號(在這種情況下是HD-SDI),它含有某一振幅和頻率的正弦抖動。產(chǎn)生的抖動也可以是非正弦的。

接收抖動容限——當(dāng)應(yīng)用于器件或者系統(tǒng)輸入時,正弦抖動的峰-峰值振幅會導(dǎo)致性能劣化。

抖動傳送——輸入抖動導(dǎo)致的器件或者系統(tǒng)輸出抖動。

DVB-ASI標(biāo)準(zhǔn)并沒有針對抖動容限提供任何規(guī)范,但可以采用下面的抖動參數(shù)評估Altera的DVB-ASI參考設(shè)計:

發(fā)射機的抖動產(chǎn)生

接收機的抖動容限

接收機靈敏度

輸出振幅和邊沿速率

Cyclone視頻演示板和Stratix GX串行視頻演示說明板可以演示這些參考設(shè)計。

結(jié)語

ASSP相比,Altera的DVB-ASI和SDI可編程邏輯解決方案能夠顯著降低廣播設(shè)備的開發(fā)成本,將DVB-ASI和SDI功能集成到少量器件中,進一步降低了成本、節(jié)省了電路板空間、降低了復(fù)雜性。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

舍弗勒首次為中國頭部車企大規(guī)模生產(chǎn)高壓逆變磚 天津工廠一年內(nèi)完成量產(chǎn)準(zhǔn)備,逆變器模塊性能參數(shù)顯著提升 與合作伙伴羅姆半導(dǎo)體共研尖端碳化硅技術(shù),效率更高、性能更優(yōu) 模塊化可擴展設(shè)計使逆變磚易于集成,可廣泛...

關(guān)鍵字: 逆變 高壓 逆變器 集成

重慶2025年9月8日 /美通社/ -- 7月29日,山城重慶迎來一場科技與智慧交融的盛宴。2025慧聰跨業(yè)品牌巡展——重慶站在重慶富力艾美酒店隆重拉開帷幕。本次活動由慧聰安防網(wǎng)、慧聰物聯(lián)網(wǎng)、慧聰音響燈光網(wǎng)、慧聰LED屏...

關(guān)鍵字: 安防 集成 AI 索尼

北京2025年8月28日 /美通社/ -- 近日,北京亦莊創(chuàng)新發(fā)布消息,北京經(jīng)濟技術(shù)開發(fā)區(qū)(簡稱北京經(jīng)開區(qū),又稱北京亦莊)以"高效辦成一件事"為抓手,圍繞企業(yè)信用修復(fù)的全流程全環(huán)節(jié),打造經(jīng)開區(qū)特色的&...

關(guān)鍵字: 數(shù)字化 集成 BSP 數(shù)據(jù)共享

一直以來,接收機都是大家的關(guān)注焦點之一。因此針對大家的興趣點所在,小編將為大家?guī)斫邮諜C的相關(guān)介紹,詳細內(nèi)容請看下文。

關(guān)鍵字: 接收機 超外差接收機

在下述的內(nèi)容中,小編將會對接收機的相關(guān)消息予以報道,如果接收機是您想要了解的焦點之一,不妨和小編共同閱讀這篇文章哦。

關(guān)鍵字: 接收機 放大器 處理器

以下內(nèi)容中,小編將對接收機的相關(guān)內(nèi)容進行著重介紹和闡述,希望本文能幫您增進對接收機的了解,和小編一起來看看吧。

關(guān)鍵字: 接收機 無線信號 無線通信

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

?- CAS SciFinder集成變革性的新型科學(xué)智能AI功能,以提高研發(fā)效率和促進創(chuàng)新 開創(chuàng)性的解決方案能夠更快速地為科學(xué)家提供可操作的答案,從而加速科學(xué)發(fā)現(xiàn) 俄亥俄...

關(guān)鍵字: 集成 AI FINDER IP
關(guān)閉