日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > EDA > 電子設計自動化
[導讀]引言中國散裂中子源實驗的簡圖如圖1所示,其原理是把中子束打在被測樣品(例如新藥品或機翼材料)上,探測被反射的中子位置就能計算出樣品的內(nèi)部結構圖像,其特點如下: A/D采集通道多,每個通道的數(shù)據(jù)帶寬高,且需要把

引言

中國散裂中子源實驗的簡圖如圖1所示,其原理是把中子束打在被測樣品(例如新藥品或機翼材料)上,探測被反射的中子位置就能計算出樣品的內(nèi)部結構圖像,其特點如下: A/D采集通道多,每個通道的數(shù)據(jù)帶寬高,且需要把現(xiàn)場采集的數(shù)據(jù)傳到遠程服務器上。因此,要求數(shù)據(jù)傳輸模塊既要成本低、微型化、具備網(wǎng)絡功能,也要數(shù)據(jù)帶寬高。

 

 

圖1 中國散裂中子源實驗簡圖

單片機或ARM具有微型化、低成本的特點,但數(shù)據(jù)帶寬和靈活性不滿足本項目;工控計算機數(shù)據(jù)處理能力強,有網(wǎng)絡接口,但是體積過大,成本高;傳統(tǒng)高能物理實驗采用的VME系統(tǒng)也因體積大、數(shù)據(jù)帶寬有限而不適合用在中國散裂中子源實驗上。

FPGA有很高的性能,而且內(nèi)部還集成PowerPC處理器、千兆網(wǎng)MAC等硬核資源,這使得在一塊FPGA上就能構建一個完整的片上系統(tǒng),使整個系統(tǒng)體積可以做的很小。在FPGA片內(nèi)PowerPC硬核上移植嵌入式linux操作系統(tǒng),用軟件來實現(xiàn)網(wǎng)絡傳輸協(xié)議可以解決用FPGA硬件描述語言實現(xiàn)TCP/IP協(xié)議難度大的問題。FPGA的高性能、高可靠性和Linux的靈活性完美結合在一個片內(nèi),能較好地滿足本項目的需求。

1 系統(tǒng)的總體構成及層次

本系統(tǒng)可以分為5個層次,如圖2所示,

 

 

最低層為外圍電路硬件層,每一層都是建立在其下一層之上。

2 系統(tǒng)外圍電路的簡介

本文在硬件上采用了實驗室自行設計的電路板,用的是帶PowerPC的xilinx Virtex4 FPGA,電路如圖3所示。

 

 

圖3 系統(tǒng)的硬件模塊框圖

3 SOPC的構建

SOPC (System on a Programmable Chip) 即可編程片上系統(tǒng),把整個系統(tǒng)放到一塊硅片上,是一種特殊的嵌入式系統(tǒng),具有靈活的設計方式,可裁減、可擴充、可升級,并具備軟硬件在系統(tǒng)可編程的功能。

3.1 開發(fā)工具

Xilinx 公司提供了FPGA開發(fā)工具EDK(Embedded Development Kit),它帶有大量可配置可定制的IP核,可以大大提高設計的效率,使設計者把主要精力放在設計系統(tǒng)架構上,能很方便的對FPGA進行模塊化的重構和裁剪,提高設計的靈活性,減少了外圍器件,符合SOPC的思想。

3.2 SOPC的總體構成

SOPC系統(tǒng)構建完成后的框圖如圖4所示,其中PowerPC405是已經(jīng)固化在FPGA內(nèi)部的硬核,工作頻率設為300MHz,配置時要選擇cache選項,否則運行嵌入式Linux會很慢。PowerPC405通過PLB(Process Local Bus)總線核和各個IP模塊互聯(lián)構建了一個完整的SOPC系統(tǒng)。

 

 

圖4 FPGA內(nèi)部各個IP模塊框圖

3.3 內(nèi)存端口的設置

MPMC (Multi-Port Memory Controller)是DDR2內(nèi)存控制器的IP核,它最多可以接八個數(shù)據(jù)端口,這樣的好處是多個設備都可以通過各自的端口共享內(nèi)存,本論文使用了四個端口:port0和port1都通過plb總線連接在PowerPC上,分別用于傳輸指令和數(shù)據(jù),port2端口采用的是NPI(Native Port Interface)接口,用于接收A/D模塊傳輸過來的用戶數(shù)據(jù),port3采用SDMA (Soft Direct Memory Access)接口,通過locallink總線和千兆網(wǎng)IP核相連。在對MPMC配置時要根據(jù)內(nèi)存的型號、大小等實際參數(shù)來設置。

3.4 用戶自定義數(shù)據(jù)接口IP核

開發(fā)工具雖然提供了一些常用的IP核,但是對于一些特定要求的邏輯,需要用戶自己開發(fā)。由于從A/D采集板傳送過來的數(shù)據(jù)速度很大,所以本論文在MPMC 的port2上采用NPI接口把A/D模塊傳過來的數(shù)據(jù)直接送入DDR2中。需要用硬件描述語言編寫基于NPI接口的邏輯,并且還要編寫基于PLB總線的IP核來實現(xiàn)對數(shù)據(jù)傳輸?shù)目刂?,例如?shù)據(jù)傳輸開始與停止、握手方式、數(shù)據(jù)包的大小等等。

3.5 千兆三態(tài)以太網(wǎng)硬核的配置

三態(tài)以太網(wǎng)TEMAC (Tri-Mode Ethernet Media Access Controller)是嵌在FPGA內(nèi)部的硬核。本論文通過LocalLink總線使其連在內(nèi)存控制器MPMC上,采用SDMA方式,使得數(shù)據(jù)直接從內(nèi)存到網(wǎng)絡接口而不必經(jīng)過PowerPC的搬運, 這樣在很大程度上減輕了CPU的負擔,提高了數(shù)據(jù)傳輸速度。

4 板級支持包的生成

4.1板級支持包工具的選擇和設置

先在http://git.xilinx.com/網(wǎng)站上下載device-tree.git,它是板級支持包(BSP)生成工具。解壓后放在EDK安裝目錄下的EDKswlibbsp,之后點擊Software-->

Software Platform Settings就可以發(fā)現(xiàn)并選擇它了,如圖5所示。

 

 

圖5 板級支持包工具的選擇

在device-tree下要把 bootargs的設置成console=ttyUL0,而不是默認的console =ttyS0,否則超級終端將沒有輸出。這是因為我們在調(diào)試時需要RS232串口作為超級終端,用的是XPS UART Lite核,但板級支持包默認的卻是UART16500核。

4.2 dts(device tree)文件的生成

xilinx.dts文件是板級支持包工具device tree生成的,它記錄了硬件信息。正是這個文件的存在操作系統(tǒng)才能知道本系統(tǒng)有哪些硬件及其屬性。在EDK菜單中選擇Software-->generate Libraries and BSP就會生成xilinx.dts文件。

5嵌入式Linux的移植

5.1安裝用于PowerPC的交叉編譯鏈并設置環(huán)境變量

先下載并安裝德國DENX公司提供的開發(fā)環(huán)境編譯套件ELDK4.1,用source 命令設置路徑和交叉編譯環(huán)境變量,再用export ARCH=powerpc命令使其支持PowerPC架構。

5.2 準備Linux內(nèi)核及根文件系統(tǒng)

這不是一般的Linux內(nèi)核,而是專門針對Xilinx FPGA的linux-2.6-xlnx.git??梢缘絞it.xilinx.com網(wǎng)站下載最新版本的Linux內(nèi)核。在http://xilinx.wikidot.com/網(wǎng)上下載根文件系統(tǒng)鏡像壓縮文件ramdisk.image.gz,把ramdisk.image.gz拷貝到內(nèi)核文件夾的arch/powerpc/boot文件夾中。

5.3準備 device tree文件

需要把把EDK工程中板級支持包工具生成的xilinx.dts復制到嵌入式Linux內(nèi)核文件夾arch/powerpc/boot/dts中,這樣linux才能根據(jù)這個文件給硬件設備添加相應的驅(qū)動。

5.4內(nèi)核的裁剪與定制

用命令make 40x/ virtex4_defconfig載入ML405開發(fā)板的內(nèi)核配置,再用make menuconfig打開內(nèi)核定制圖形界面進行裁剪和定制,使?jié)M足自己的特定需求,需要選上TCP/IP協(xié)議。如果需要調(diào)試就要把串口驅(qū)動 xilinx uartlite serial port support選上。這樣才能使用RS2323作為超級終端。保存配置后用make zImage命令就可以生成內(nèi)核鏡像文件了。

6 測試結果與分析

在EDK中選把硬件文件燒錄到FPGA中, 把Linux鏡像文件下載到內(nèi)存中運行,這樣一個系統(tǒng)就能運行起來了。編寫一個基于socket的網(wǎng)絡通信程序,把FPGA作為客戶端,把PC機作為服務器端,從FPGA不斷的向PC發(fā)送基于TCP協(xié)議的數(shù)據(jù)包,來測試每次發(fā)送的數(shù)據(jù)包大小和傳輸速度之間的關系。當發(fā)送的數(shù)據(jù)包大小為30000Byte時,用tcp/ip協(xié)議傳輸?shù)乃俾适?0Mb/s,用udp協(xié)議傳輸?shù)乃俾适?35Mb/s。

在一定范圍內(nèi),每次發(fā)送的數(shù)據(jù)包越大,則網(wǎng)絡傳輸速率就越大。傳輸?shù)乃俣燃磁cpowerpc、內(nèi)存、內(nèi)部總線的頻率及位寬有關系,也與操作系統(tǒng)及應用程序有關系。

7結束語

本文詳細的介紹了基于Linux和FPGA的嵌入式千兆網(wǎng)數(shù)據(jù)傳輸的實現(xiàn)方法,測試結果表明傳輸速度能滿足設計指標。由于FPGA和linux都具有很大的靈活性,會給將來系統(tǒng)的升級和變更帶來很大方便。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結構進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關鍵字: 單片機 FPGA LED顯示屏

在當今數(shù)字化時代,5G 通信技術以前所未有的速度改變著我們的生活,從高速的數(shù)據(jù)傳輸?shù)綄崟r的物聯(lián)網(wǎng)應用,5G 的影響力無處不在。然而,在這一系列令人矚目的技術背后,有一個常常被忽視卻至關重要的角色 —— 晶振。它如同幕后的...

關鍵字: 通信 數(shù)據(jù)傳輸 晶振

在當今數(shù)字化時代,汽車不再僅僅是一種交通工具,更是一個移動的智能空間。隨著人們對汽車電子設備依賴程度的不斷提高,車內(nèi) USB 接口的重要性也日益凸顯。從最初單純?yōu)槭謾C充電,到如今支持數(shù)據(jù)傳輸、連接各種智能設備,USB 接...

關鍵字: 接口 數(shù)據(jù)傳輸 汽車供電

在異構計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關鍵架構。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關鍵字: ARM FPGA FSPI

上海 2025年6月23日 /美通社/ -- 近期,黑芝麻智能分享了其如何通過零拷貝共享內(nèi)存技術,解決車載多域間大數(shù)據(jù)傳輸?shù)难舆t與資源消耗問題。核心技術包括全局內(nèi)存管理單元和dmabuf機制優(yōu)化,顯著降低CPU負載與D...

關鍵字: 內(nèi)存 數(shù)據(jù)傳輸 大數(shù)據(jù) BUF

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導體通過構建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導體FPGA工具鏈的兩大核心技術——全棧IP...

關鍵字: FPGA 高云半導體
關閉